标题: 使用60GHz之室内十亿级位元传输率之无线基频传收机---子计画四:以60GHz室内无线个人网路为核心之多标准基频接收机处理器设计(I)
Design of High-Performance Multi-Standard Radio Processors Based on 60GHz Indoor WPAN Baseband Transceiver(I)
作者: 陈绍基
CHEN SAU-GEE
国立交通大学电子工程学系及电子研究所
关键字: 晶片系统;矽智产;基频传收机;无线行动通讯;毫米波;无线个人区域网路;无线都会网路;无线区域网路;同步器IP;通道估测与等化器IP;时空码编解码器IP;快速傅立叶转换 IP;LDPC解码器;多输出入系统;软体无线电;感知无线电;快速原型系统;SOC;Silicon IP;Baseband transceiver;Millimeter wave;Mobile communica-tion;MIMO;WMAN;WLAN;WPAN;Synchronization IP;Channel estimation and equali-zation IP;Space-time decoder IP;IFFT/FFT IP;LDPC decoder;Software defined radio (SDR);Cognitive radio;Fast prototyping system
公开日期: 2008
摘要: 宽频已成为未來室内无线通讯趋势,目前正在制定中的无线个人网路(Wireless Personal Network, WPAN)标准802.15.3c 利用全球通用不需申请执照的60GHz频段提供50Mb/s至7 Gb/s高速數据传输能力,可以支援愈來愈普及的电脑周边无线連结及影音多媒体短距離高速數据传输需求。本子计画将研究适用于60GHz室内无线基频接收机之核心处理器架构。我们将针对IEEE802.15.3c的标准规格设计高效能、低功耗的接收机组件IP架构,其中包括:宽频SC及宽频OFDM调变的讯号同步、符元同步、码框同步、通道估计与等化、资料侦测、通道解码、FFT/IFFT等组件IP。由于上述系统其所要求之资料处理量及各方效能表现极高,因此其复杂度及计算能力将远大于目前已应用中的通讯系统技术,此外本子计划所拟开发之IP仍大部分基于OFDM技术,加上其为室内非移动式之应用,因此本子计划所设计之IP将整合现有室内802.11n无线区域网路及固定式802.16无限都会网路IP设计或DVB,以达成一高效能、多标准之传收机处理器设计并建构延伸计画之软体无线电及感知无线电之核心元件。
本子计划在第一年将研究及订定802.15.3c标准中相关IP之规格,开始研究其低计算量、低复杂度、高效能之演算法,并开始进行IP电路设计。第二年将继续优化第一年演算法及IP设计进行个别IP之FPGA及ASIC验证设计,并开始进行整体802.15.3c基频传收机之FPGA验证设计,同时将依据过去我们在802.11n与802.16d的IP设计成果开始以802.15.3c IP为核心作多标准可重组式IP架构设计。第三年将优化单标准802.15.3c基频传收机之FPGA验证设计及多标准整合FPGA/SOC验证设计,整合RF及Mixed signal 电路模组完成快速原型系统设计并进行展演。
SOC, Silicon IP, Baseband transceiver, Millimeter wave, Mobile communica-tion, MIMO, WMAN, WLAN, WPAN, Synchronization IP, Channel estimation and equali-zation IP, Space-time decoder IP, IFFT/FFT IP, LDPC decoder, Software defined radio (SDR), Cognitive radio, Fast prototyping system.
官方说明文件#: NSC97-2220-E009-040
URI: http://hdl.handle.net/11536/102694
https://www.grb.gov.tw/search/planDetail?id=1690204&docId=291576
显示于类别:Research Plans