單智君

單智君 Shann, Jean Jyh-Jiun

電子郵件/E-mail:jjshann@cs.nctu.edu.tw

服務單位/Department:資訊學院 / 資訊工程學系

著作期間/Publish Period:1993 - 2014

著作統計/Statistics

Article(2)
Books(1)
Patents(6)
Plan(26)
Thesis(67)

Article

序號
No.
標題
Title
著作日期
Date
1 Modification and implementation of an edge-based fast intra prediction mode decision algorithm for H.264/AVC high resolution real-time systems
2012-02-01
2 Area-Efficient Instruction Set Extension Exploration with Hardware Design Space Exploration
2011-09-01

Books

序號
No.
標題
Title
著作日期
Date
1 數位電路設計(1書+7片DVD) 2012

Digital Courses

序號
No.
標題
Title
著作日期
Date
1 計算機架構
2010

Patents

序號
No.
標題
Title
著作日期
Date
1 記憶裝置及其迴圈緩衝器
2011-06-11
2 資料搜尋方法及其數值資料編碼方法
2010-08-21
3 記憶裝置及其資料提供方法
2010-08-01
4 記憶裝置及其資料提供方法
2008-07-01
5 記憶裝置及其迴圈緩衝器
2008-07-01
6 資料搜尋方法及其數值資料編碼方法
2008-04-01

Plan

序號
No.
標題
Title
著作日期
Date
1 二元碼至網頁瀏覽器應用程式的轉換技術之研究與設計 2014
2 為未來的雲端運算環境設計與製作高效能軟體與系統整合-子計畫三:在雲端計算環境中根據含指導性註解之虛擬機器中間表示碼產生OpenCL程式碼之動態優化與轉換器的設計與實作 2013
3 為未來的雲端運算環境設計與製作高效能軟體與系統整合---子計畫三:在雲端計算環境中根據含指導性註解之虛擬機器中間表示碼產生OpenCL程式碼之動態優化與轉換器的設計與實作 2012
4 延伸指令集與特定應用功能單元之設計 2011
5 為未來的雲端運算環境設計與製作高效能軟體與系統整合---子計畫三:在雲端計算環境中根據含指導性註解之虛擬機器中間表示碼產生OpenCL程式碼之動態優化與轉換器的設計與實作 2011
6 延伸指令集與特定應用功能單元之設計 2010
7 應用於嵌入式異質多核心平台之系統軟體關鍵技術與開發工具---子計畫二:應用於嵌入式異質多核心平台之工作管理演算法的設計與實作(II) 2010
8 延伸指令集與特定應用功能單元之設計 2009
9 應用於嵌入式異質多核心平台之系統軟體關鍵技術與開發工具---子計畫二:應用於嵌入式異質多核心平台之工作管理演算法的設計與實作(I) 2009
10 低功率計算機設計 2008
11 應用於嵌入式異質多核心平台之工作管理演算法的設計與實作
2008
12 低功率計算機設計 2007
13 記憶體受限之Java Just-in-Time (JIT)編譯器設計(III) 2006
14 低功率計算機設計 2006
15 記憶體受限之Java Just-In-Time (JIT)編譯器設計(II) 2005
16 具有動態資源管理之高效能叢集式資訊檢索系統設計(III) 2005
17 具有動態資源管理之高效能叢集式資訊檢索系統設計(II)
2004
18 記憶體受限之Java Just-in-Time(JIT)編譯器設計(I)
2004
19 具有動態資源管理之高效能叢集式資訊檢索系統設計(I)
2003
20 具備動態資料庫內容與工作量管理能力之大型資訊檢索系統
2002
21 ARM嵌入式系統低耗電匯流排設計
2001
22 具資料流引擎之X86微處理機設計 (II)
2000
23 X86超純量處理器之預測性記憶體存取單元設計
2000
24 具資料流引擎之x86微處理機設計
2000
25 無線多重進階規約引擎
1998
26 模糊神經網路模式之研究 1996

Proceedings Paper

序號
No.
標題
Title
著作日期
Date
1 Improving Performance of JNA by Using LLVM JIT Compiler 2013-01-01
2 Prefetching for Array Data in Embedded Java Hardware Accelerator 2009-01-01
3 Run-time reconfiguration scheduling of 3D-rendering on a reconfigurable system 2005-01-01

Thesis

序號
No.
標題
Title
著作日期
Date
1 OpenCL之動態記憶體優化及平行性管理 2013
2 LLVM編譯器框架上之被註解低階虛擬機器中間表示碼的OpenCL核心函數抽取 2013
3 特殊應用計算加速器設計之研究 2013
4 可自動將被註解低階虛擬機器中間表示碼轉換到OpenCL核心函數的轉換框架 2012
5 使用LLVM JIT Compiler實作加速JNA 2012
6 以LLVM 為基礎開發支援X86指令集架構的可重定目標之混和型二元碼轉譯器的作業系統支援 2012
7 支援X86指令集架構與其單指令流多資料流擴充指令集之可重定目標混合式二元執行檔轉譯器 2012
8 應用於粗粒可重組式架構之敘詞感知模數排程 2011
9 OMP2OCL 轉換器︰可自動轉換 OpenMP 程式到 OpenCL 程式的轉換器
2010
10 Code Size Reduction by Integer Linear Programming for Register Reassignment in Mixed-Width ISA Processors
2010
11 藉由多面體模型 (Polyhedral Model) 改善同質多核心系統之資料局部性 2010
12 在無串擾位元變化編碼之指令匯流排中利用暫存器重新標記以減少匯流排的耗電
2010
13 在即時編譯器中針對混合固定長度指令集所設計的暫存器分配演算法以求縮減程式碼
2009
14 針對影像轉換編碼之離散餘弦轉換與離散小波轉換的可重組式IP 2008
15 藉由對群組關聯式的第二階層快取記憶體作路預測來節省動態讀取耗能
2008
16 動態配罝即時編譯程式碼至草稿記憶體以利高效率爪哇執行
2008
17 藉由提早產生分支目標減少分支目標緩衝器記憶體使用量及耗電
2008
18 藉由暫存器配置與指派演算法減少程式碼大小於混合寬度指令集架構處理器
2008
19 在特定應用的超長指令集處理器上產生及使用可重組態的客製化功能單元
2008
20 在區塊著色繪圖處理器中移除錯誤重疊區塊之方法
2008
21 應用於H.264/AVC高解析度即時系統之邊緣基底快速內部預測模組決策演算法的改善與實作
2007
22 H.264視訊解碼器之動態補償內插架構設計與實現 2007
23 MPEG低複雜度先進音訊解碼器之硬體共用設計與實作 2007
24 資料位址預測以用來對第一階快取記憶體做電源管理
2006
25 嵌入式即時編譯器中方法展開之設計與實作
2006
26 繪圖處理器中順序獨立透明畫素片段儲存系統之設計
2006
27 嵌入式爪哇硬體加速器中位元碼與陣列資料預先抓取之研究
2006
28 繪圖處理器中分庫材質快取記憶體之設計
2006
29 多重配送處理器架構下的延伸指令集探索
2006
30 同步多執行緒架構中可彈性切割與可延展的暫存器檔案設計之研究
2006
31 在嵌入式爪哇虛擬機器中設計並實做動態電壓頻率調整技術
2005
32 以指令快取為基準之低功耗分支目標暫存器
2005
33 針對低功率drowsy BTB設計之預先開啟機制
2005
34 整體式結合迴圈與資料轉換以提升陣列資料區域性
2004
35 大型資訊檢索系統之轉置檔案設計
2004
36 針對安全性嵌入式系統之彈性管線化設計與實做
2004
37 嵌入式系統低功率指令匯流排編碼方法
2004
38 嵌入式處理器上的第一階層指令快取記憶體之漏電流管理
2004
39 應用在ARM/Thumb雙指令集處理器的嵌入式混合模式爪哇虛擬機器之設計與實作
2003
40 在數位訊號處理器中利用記憶位址產生器之間接位址模式作陣列索引計算最佳化
2003
41 數位訊號處理器中位址產生單元之位址位移配置最佳化
2003
42 減少嵌入式處理器之程式記憶體的資料匯流排耗電
2003
43 在JAVA虛擬機器上利用物件重用緩衝區加速物件存取 2002
44 微JVM直譯器上之處理常式位址表查詢及常見位元組碼串執行 2002
45 IAM2000S微處理器內部記憶體控制設計與驗證 2001
46 利用模擬器建構之 AMBA AHB 匯流排介面驗證系統 2001
47 ARM9微處理機之省電設計 2001
48 IAM2000S微處理器之快取記憶體與寫入緩衝器的設計與實作 2001
49 在超純量 Java 處理機上之堆疊運算間的多折疊群平行辨識 2001
50 藉由掃描鏈重序達到低耗能嵌入測試之設計 2001
51 以抵站速率為基礎之Web更新與服務策略 2001
52 Instruction Bus Power Reduction with a Basic-block Dictionary 2000
53 重用object fields以加速Java處理器之執行效率
2000
54 迴圈多疊代之資料流執行 2000
55 ILP Exploration of Java Stack Operations 2000
56 x86超純量微處理機中以語意為基礎之載入/儲存指令排程 1999
57 在X86微處理機中用語意為基礎之迴圈展開機制來提昇指令平行度 1999
58 改進轉置檔壓縮之文件辨識碼重編技術 1999
59 現代網路搜尋引擎中轉置檔快取系統之設計 1999
60 X86 超純量微處理機之加強型相依性指令視窗 1998
61 家用無線網路媒體存取協定之模型建立與評估 1998
62 X86超純量微處理機之資料存取指令的推測性排序 1998
63 家用無線網路媒體存取控制器之設計與實作 1998
64 具有高派發率之X86超純量微處理機解碼單元的設計 1997
65 具有資料存取指令積極排序功能的X86資料存取單元 1997
66 具有高派發率之超純量微處理機的分離式指令分配單元 1997
67 模糊規則類神經網路之結構設計與學習方法 1993