吳介琮

吳介琮 Wu, Jieh-Tsorng

服務單位/Department:電機學院 / 電子工程學系及電子研究所

著作期間/Publish Period:1992-12-01 - 2014-07-11

著作統計/Statistics

Article(21)
Others(1)
Patents(13)
Plan(46)
Thesis(45)

Article

序號
No.
標題
Title
著作日期
Date
1 Automated system for extraction and instantaneous analysis of millimeter-sized samples
2014-01-01
2 A 81-dB Dynamic Range 16-MHz Bandwidth Delta Sigma Modulator Using Background Calibration
2013-09-01
3 A 10-Bit 300-MS/s Pipelined ADC With Digital Calibration and Digital Bias Generation
2013-03-01
4 A CMOS 5.37-mW 10-Bit 200-MS/s Dual-Path Pipelined ADC
2012-12-01
5 Isotope Label-Aided Mass Spectrometry Reveals the Influence of Environmental Factors on Metabolism in Single Eggs of Fruit Fly
2012-11-21
6 A 12-Bit 1.25-GS/s DAC in 90 nm CMOS With > 70 dB SFDR up to 500 MHz
2011-12-01
7 Microscale MALDI Imaging of Outer-Layer Lipids in Intact Egg Chambers from Drosophila melanogaster
2011-05-15
8 A CMOS 6-Bit 16-GS/s Time-Interleaved ADC Using Digital Background Calibration Techniques
2011-04-01
9 A CMOS 8-Bit 1.6-GS/s DAC With Digital Random Return-to-Zero
2011-01-01
10 A CMOS 6-Bit 16-GS/s Time-Interleaved ADC with Digital Background Calibration
2010-01-01
11 Jitter Measurement and Compensation for Analog-to-Digital Converters
2009-11-01
12 A Multiphase Timing-Skew Calibration Technique Using Zero-Crossing Detection
2009-06-01
13 A robust and fast digital background calibration technique for pipelined ADCs
2007-06-01
14 Phase averaging and interpolation using resistor strings or resistor rings for multi-phase clock generation
2006-05-01
15 A background timing-skew calibration technique for time-interleaved analog-to-digital converters
2006-04-01
16 A background comparator calibration technique for flash analog-to-digital converters
2005-09-01
17 A 15-b 40-MS/s CMOS pipelined analog-to-digital converter with digital background calibration
2005-05-01
18 A CMOS 33-mW 100-MHz 80-dB SFDR sample-and-hold amplifier 2003-10-01
19 A highly linear 125-MHz CMOS switched-resistor programmable-gain amplifier
2003-10-01
20 A 2-V, 1.8-GHz BJT phase-locked loop
1999-06-01
21 A 2-CHIP 1.5-GBD SERIAL LINK INTERFACE
1992-12-01

Others

序號
No.
標題
Title
著作日期
Date
1 A 15-bit 40-MS/s CMOS pipelined analog-to-digital converter with digital background calibration (vol 40, pg 1047, 2005)
2005-11-01

Patents

序號
No.
標題
Title
著作日期
Date
1 N位元數位至類比轉換裝置
2014-07-11
2 三角積分調變器及其校正方法
2014-03-01
3 N位元數位至類比轉換裝置
2012-09-16
4 放大器非線性失真之幕後校正方法及系統
2011-12-01
5 BACKGROUND CALIBRATION SYSTEM FOR CALIBRATING NON-LINEAR DISTORTION OF AMPLIFIER AND METHOD THEREOF
2009-12-17
6 放大器非線性失真之幕後校正方法及系統
2009-12-16
7 校正時間交錯類比數位轉換器
2008-09-01
8 預先充電取樣保持電路
2008-08-01
9 Pre-charge sample-and-hold circuit
2008-07-31
10 校正時間交錯類比數位轉換器
2007-09-01
11 組合多準位記憶單元並使其具備錯誤更正機制的方法
2006-02-01
12 Method of combining multilevel memory cells for an error correction scheme
2006-01-19
13 組合多準位記憶單元並使其具備錯誤更正機制的方法
2005-11-11

Plan

序號
No.
標題
Title
著作日期
Date
1 智慧型眼鏡助聽器---總計畫暨子計畫四:助聽器超低功率類比積體電路 2014
2 高性能類比數位轉換技術 2014
3 高性能類比數位轉換技術 2013
4 高階助聽器晶片及系統-總計畫暨子計畫五:助聽器類比積體電路設計( III )
2012
5 前瞻性混合信號式電路設計技術開發-子計畫三:高性能類比數位轉換技術(II) 2012
6 高階助聽器晶片及系統-子計畫五:助聽器類比積體電路設計( II ) 2011
7 高階助聽器晶片及系統-總計畫( II ) 2011
8 先進之混合信號式電路設計技術開發-子計畫四:高性能類比數位轉換技術(I) 2011
9 高階助聽器晶片及系統---總計畫(I) 2010
10 奈米級混合信號式電路技術---子計畫三:應用於奈米CMOS ICs之類比數位轉換技術 2010
11 高階助聽器晶片及系統---子計畫五:助聽器類比積體電路設計(I) 2010
12 助聽器晶片及系統---子計畫六:助聽器類比介面電路(III) 2009
13 奈米級混合信號式電路技術---子計畫三:應用於奈米CMOS ICs之類比數位轉換技術 2009
14 助聽器晶片及系統---總計畫(III) 2009
15 助聽器晶片及系統---總計畫(II) 2008
16 奈米CMOS之高性能類比數位混合信號關鍵電路設計技術---子計畫五:數位強化式類比數位轉換技術 2008
17 助聽器晶片及系統---子計畫六:助聽器類比介面電路(II) 2008
18 助聽器晶片及系統---總計畫(I) 2007
19 奈米CMOS之前瞻射頻類比電路設計---子計畫六:奈米CMOS積體電路之類比數位轉換技術(III) 2007
20 助聽器晶片及系統---子計畫六:助聽器類比介面電路(I) 2007
21 助聽器微機電晶片系統---總計畫(I) 2006
22 助聽器微機電晶片系統---子計畫五:助聽器類比介面電路(I) 2006
23 奈米CMOS之前瞻射頻類比電路設計---子計畫六:奈米CMOS積體電路之類比數位轉換技術(II) 2006
24 歐洲RFID參訪
2005
25 奈米CMOS之前瞻射頻類比電路設計-子計畫六:奈米CMOS積體電路之類比數位轉換技術(I) 2005
26 用於寬頻通信之高性能單一載具整合晶片系統-子計畫四:光纖傳輸之類比前端積體電路(III)
2005
27 高性能混合訊號式介面積體電路-子計畫四:高性能類比數位介面積體電路(III) 2004
28 高性能混合訊號式介面積體電路-總計畫(III) 2004
29 用於寬頻通信之高性能單一載具整合晶片系統-子計畫四:光纖傳輸之類比前端積體電路(II) 2004
30 高性能混合訊號式介面積體電路---子計畫IV:高性能類比數位介面積體電路(II)
2003
31 高性能混合訊號式介面積體電路---總計畫(II)
2003
32 用於寬頻通信之高性能單一載具整合晶片系統---子計畫IV:光纖傳輸之類比前端積體電路(I)
2003
33 高性能混合訊號式介面積體電路---總計劃(I)
2002
34 高性能混合訊號式介面積體電路---子計劃四:高性能類比數位介面積體電路(I)
2002
35 高性能混合訊號式發收機積體電路---子計畫III:高速雙絞線網路發收機單晶片系統(III)
2001
36 高性能混合訊號式發收機積體電路---子計畫三:高速雙絞線網路發收機單晶片系統 2000
37 高性能混合訊號式發收機積體電路---子計畫III:高速雙絞線網路發收機單晶片系統 2000
38 高性能混合訊號積體電路與系統之設計與研製---子計畫VI:CMOS射頻積體電路(II) 1999
39 CMOS影像感應器(II) 1999
40 次微米通信用高頻標準元晶片設計及測試(II) 1997
41 無線個人通訊系統之研發---子計畫四:無線通訊積體電路設計(II) 1996
42 BiCMOS低電壓積體電路設計---產學合作計畫(II) 1996
43 次微米通信用高頻標準元晶片設計及測試(I) 1996
44 無線個人通訊系統之研發---子計畫五:無線通訊積體電路設計 1995
45 BiCMOS低電壓積體電路設計 1995
46 類比數位混合式積體電路及系統之創新研究、晶方研製及應用研究---子計畫二:低電源BiCMOS類比積體電路(III) 1994

Proceedings Paper

序號
No.
標題
Title
著作日期
Date
1 Background Calibration of Integrator Leakage in Discrete-Time Delta-Sigma Modulators 2013-01-01
2 A 1-V 100-dB Dynamic Range 24.4-kHz Bandwidth Delta-Sigma Modulator 2013-01-01
3 A 10-Bit 200-MS/s Digitally-Calibrated Pipelined ADC Using Switching Opamps 2012-01-01
4 A CMOS 6-mW 10-bit 100-MS/s Two-Step ADC
2010-11-01
5 ADC Clock Jitter Measurement and Correction Using a Stochastic TDC 2010-01-01
6 A CMOS 6-mW 10-bit 100-MS/s Two-Step ADC
2009-01-01
7 A CMOS 15-bit 125-MS/s time-interleaved ADC with digital background calibration
2007-10-01
8 A CMOS 15-bit 125-MS/s time-interleaved ADC with digital background. calibration
2006-01-01
9 A robust background calibration technique for switched-capacitor pipelined ADCs 2005-01-01
10 A 15b 20MS/s CMOS pipelined ADC with digital background calibration 2004-01-01
11 A statistical background calibration technique for flash analog-to-digital converters 2004-01-01
12 Multi-level memory systems using error control codes 2004-01-01
13 A 125MHz 8b digital-to-phase converter 2003-01-01
14 Digital background calibration technique for pipelined analog-to-digital converters 2003-01-01
15 A 33-mW 12-bit 100-MHz sample-and-hold amplifier 2002-01-01
16 A 125 MHz 86 dB IM3 programmable-gain amplifier 2002-01-01
17 A 2-V 2-GHz BJT variable frequency oscillator
1998-09-01
18 Low supply voltage CMOS charge pumps 1997-01-01
19 A 2V 2GHz BJT variable-frequency oscillator 1997-01-01
20 A 2V 100MHz CMOS vector modulator 1997-01-01
21 1.2V CMOS switched-capacitor circuits 1996-01-01

Thesis

序號
No.
標題
Title
著作日期
Date
1 應用於音頻訊號處理之三角積分調變器 2014
2 用於8Gbps串列收發機之低功耗技術 2012
3 一個0.6V,0.66mW之以光耦合方式傳輸能源與訊號的耳膜致動裝置音頻驅動器 2012
4 低功率管線式類比數位轉換器 2012
5 具數位校正技術之低功率管線式類比數位轉換器設計 2012
6 應用於離散時間三角積分調變器之校正技術
2012
7 A Low-Power Low-Voltage Dual-Path Pipelined ADC 2010
8 高速電流引導式數位類比轉換器
2010
9 應用於類比數位轉換器之時脈抖動量測與補償技術
2010
10 低功率類比數位轉換器之設計技術
2009
11 數位校正式比較器及其在快閃型類比數位轉換器上的應用
2009
12 多相位時序歪斜校正技術及其於時序交錯類比數位轉換器之應用
2009
13 用於管線式類比數位轉換器之數位背景校正技術
2008
14 高性能時序交錯管線式類比至數位轉換器設計
2006
15 精準多相位時脈產生技術
2006
16 低電壓管線式類比數位轉換器之設計技術
2006
17 用於管道模式類比對數位轉換器的背景校準技術
2005
18 CMOS 125 MHz 雙絞線發射機 2001
19 38GHz雷達前端電路設計 2001
20 250百萬位元數位傳輸系統設計 2000
21 CMOS精確延遲產生器及其於時序還原的應用 1999
22 3V 9Gbps CMOS 多工器 1999
23 125 MHz 10 位元之 CMOS 數位發射器 1998
24 1.25 Gbps CMOS 數位發射機 1998
25 A 125MHz 10位元之 CMOS 全差動取樣並保持電路 1998
26 一個 2V , 110MHz 之 CMOS 限制放大器 1996
27 一個 2 伏 110 MHz 之 CMOS FM 解調器 1996
28 二伏 900MHz 之 CMOS 射頻前端電路 1996
29 一個2伏特1GHz之CMOS相鎖迴路 1996
30 滑卷式壓縮機曲軸之振動分析 1996
31 一個 2 伏特 2 G 赫茲的 CMOS 相鎖迴路 1995
32 2V, 110 MHz, 64 個相位的 CMOS 相鎖迴路 1995
33 2 伏 110MHz 的 CMOS 向量調變器 1995
34 一個2伏特2G赫茲的CMOS相鎖迴路 1995
35 一個工作在2伏特2G赫茲之鎖相迴路積體電路 1994
36 1.2 V CMOS 交換式電容積體電路技術 1994
37 低電壓電源之CMOS高電壓產生器及其應用 1994
38 高頻互補式金氧半導體轉置電導-電容式連續時序濾波器 1993
39 高頻調頻式振盪器 1993
40 1.2 V CMOS 類比數位轉換器 1993
41 BiCMOS 非整數除頻器 1993
42 無線電之中頻解調器的類比 CMOS 電路技術 1993
43 省電型 CMOS 單晶高壓產生器 1993
44 1.2V CMOS 類比數位轉換器 1993
45 省電型CMOS單晶高壓產生器 1993