標題: 後次微米時代新興電子設計自動化技術之研究---子計畫三:角落錯誤之矽除錯(II)
Silicon Debug for Hard-Corner Design Errors(II)
作者: 周景揚
JOU JING-YANG
國立交通大學電子工程學系及電子研究所
公開日期: 2009
官方說明文件#: NSC98-2220-E009-023
URI: http://hdl.handle.net/11536/101427
https://www.grb.gov.tw/search/planDetail?id=1901318&docId=314960
顯示於類別:研究計畫


文件中的檔案:

  1. 982220E009023.PDF

若為 zip 檔案,請下載檔案解壓縮後,用瀏覽器開啟資料夾中的 index.html 瀏覽全文。