標題: 具有奈米線通道之半導體元件的製程及藉此形成之半導體元件
作者: 郭柏儀
趙天生
呂宜憲
公開日期: 1-七月-2013
摘要: 本發明提供具有奈米線通道之半導體元件的製程,包含:於基材上形成包含第一矽酸四乙酯氧化層、第一中間材料層與第二矽酸四乙酯氧化層的堆疊結構。圖案化堆疊結構以定義出通道區。移除通道區內部分之第一中間材料層以使通道區內之堆疊結構側邊具有凹槽。形成半導體層於基材與堆疊結構上並填入凹槽。圖案化半導體層以定義出源極區與汲極區,且通道區位於源極區與汲極區間並部分重疊。移除位於源極區、汲極區與凹槽外之半導體層。移除堆疊結構以暴露凹槽內之半導體層而形成通道。形成閘極氧化層包覆通道。形成閘極層於閘極氧化層上。
官方說明文件#: H01L021/336
H01L021/311
H01L029/78
H01L029/06
URI: http://hdl.handle.net/11536/103248
專利國: TWN
專利號碼: 201327688
顯示於類別:專利資料


文件中的檔案:

  1. 201327688.pdf

若為 zip 檔案,請下載檔案解壓縮後,用瀏覽器開啟資料夾中的 index.html 瀏覽全文。