標題: 快速鎖定時脈之資料回復電路
作者: 陳巍仁
魏進元
公開日期: 1-十二月-2006
摘要: 本發明提供一種快速鎖定時脈之資料回復電路,其係採用二倍超取樣技術,其內部電路包含多相位輸出之鎖相迴路係產生複數相位θn,而相位內插器將所擷取相位θn及相位θn+2之信號計算合成出取樣相位Φn,再由相位偵測器以取樣相位擷取一資料與輸入資料校準比對產生一上/下修正信號,利用計數器將上/下修正信號進行累計產生一修正權值k,且將修正權值k輸出至相位內插器內以修正取樣相位。而為減少時脈回復過程所耗費時間,本發明另提出二位元搜尋法及二倍速超取樣之資料回復電路架構,藉此大幅減少鎖定所需時間,同時利用多相位分時平行取樣技術,進而達到高速操作及低功率消耗之目的。
官方說明文件#: H03L007/06
URI: http://hdl.handle.net/11536/104129
專利國: TWN
專利號碼: 200642286
顯示於類別:專利資料


文件中的檔案:

  1. 200642286.pdf

若為 zip 檔案,請下載檔案解壓縮後,用瀏覽器開啟資料夾中的 index.html 瀏覽全文。