標題: 低延遲時間之餘切硬體結構及其計算方法
作者: 許騰尹
賴煒棋
公開日期: 1-十二月-2013
摘要: 本發明提供一種低延遲時間之餘切硬體結構及其計算方法,其包括二對照表、一減法器、一正負比較器、一數值比較器、及一位移編碼器,本發明將座標系統分成複數等份並對應對照表,第一對照表做對數之轉換,以將除法器改為使用減法器,而第二對照表整合指數及餘切角度,可將減法器之結果轉換成餘切之角度θ,接著依據位移編碼器可將角度θ移到正確的角度。
官方說明文件#: G06F007/548
URI: http://hdl.handle.net/11536/104753
專利國: TWN
專利號碼: I417785
顯示於類別:專利資料


文件中的檔案:

  1. I417785.pdf

若為 zip 檔案,請下載檔案解壓縮後,用瀏覽器開啟資料夾中的 index.html 瀏覽全文。