Full metadata record
DC FieldValueLanguage
dc.contributor.author賴祈成en_US
dc.contributor.author黃威en_US
dc.date.accessioned2014-12-16T06:16:53Z-
dc.date.available2014-12-16T06:16:53Z-
dc.date.issued2010-04-21en_US
dc.identifier.govdocG06F017/14zh_TW
dc.identifier.urihttp://hdl.handle.net/11536/106141-
dc.description.abstract一種管線化架構可重組混合基底的快速傅利葉轉換處理器,包含第一交換器、第二交換器、第一多功器、第二多功器、第三多功器、第四多功器、第一碟型運算單元、第二碟型運算單元、可重組碟型運算單元乘法器、記憶單元、常數乘法器、第一暫存器、第二暫存器、第三暫存器、第四暫存器、第五暫存器、第一浮點處理單元、第二浮點處理單元以及第三浮點處理單元所構成;藉此,可利用第一及第二碟型運算單元與可重組碟型運算單元,並透過第一碟型運算單元的重覆使用,將不同點數之快速傅利葉轉換最多分為四級運算階段,達到節省計算時間及硬體成本之功效。 【創作特點】 本發明之主要目的係在於,可利用第一及第二碟型運算單元與可重組碟型運算單元,並透過第一碟型運算單元的重覆使用,將不同點數之快速傅利葉轉換最多分為四級運算階段,達到節省計算時間及硬體成本之功效。 為達上述之目的,本發明係一種管線化架構可重組混合基底的快速傅利葉轉換處理器,包含一第一交換器;一與第一交換器連接之第一多功器;一與第一多功器連接之第一碟型運算單元;一與第一碟型運算單元連接之乘法器;一與乘法器連接之記憶單元;一與乘法器及第一多功器連接之第一暫存器;一與第一暫存器連接之第一浮點處理單元;一與乘法器連接之第二暫存器;一與乘法器連接之第三暫存器;一與第二、三暫存器連接之第二浮點處理單元;一與第二、三暫存器連接之第二多功器;一與第一交換器及第二多功器連接之第三多功器;一與第三多功器連接之第二碟型運算單元;一與第二碟型運算單元連接之常數乘法器;一與常數乘法器連接之第四暫存器;一與常數乘法器連接之第五暫存器;一與第四、五暫存器連接之第三浮點處理單元;一與第四、五暫存器連接之第四多功器;一與第四多功器連接之可重組碟型運算單元;以及一與可重組碟型運算單元連接之第二交換器。zh_TW
dc.language.isozh_TWen_US
dc.title管線化架構可重組混合基底的快速傅利葉轉換處理器zh_TW
dc.typePatentsen_US
dc.citation.patentcountryTWNzh_TW
dc.citation.patentnumberI323850zh_TW
Appears in Collections:Patents


Files in This Item:

  1. I323850.pdf

If it is a zip file, please download the file and unzip it, then open index.html in a browser to view the full text content.