完整後設資料紀錄
DC 欄位 | 值 | 語言 |
---|---|---|
dc.contributor.author | 周世傑 | en_US |
dc.contributor.author | 楊家驤 | en_US |
dc.contributor.author | 劉瑋昌 | en_US |
dc.contributor.author | 羅其偉 | en_US |
dc.contributor.author | 詹慶達 | en_US |
dc.date.accessioned | 2016-12-20T05:04:18Z | - |
dc.date.available | 2016-12-20T05:04:18Z | - |
dc.date.issued | 2016-03-16 | en_US |
dc.identifier.govdoc | H03K005/13 | zh_TW |
dc.identifier.govdoc | H03K003/037 | zh_TW |
dc.identifier.uri | http://hdl.handle.net/11536/132260 | - |
dc.description.abstract | 一種取樣電路包含一第一閂鎖、一第二閂鎖以及一訊號轉換偵測器。第一閂鎖設置於一邏輯電路之上游側。第二閂鎖設置於邏輯電路之下游側。第一閂鎖以及第二閂鎖分別依據一參考時脈以及一控制時脈所產生之一觸發時脈切換至彼此狀態相反之一鎖定狀態或一穿透狀態。訊號轉換偵測器用以偵測邏輯電路所輸出之訊號是否錯誤,並輸出相對應之控制時脈。上述之取樣電路可在發生時序錯誤時延遲切換第二閂鎖至鎖定狀態以及切換第一閂鎖至穿透狀態,以正確取樣。 | zh_TW |
dc.language.iso | zh_TW | en_US |
dc.title | 取樣電路及主從正反器 | zh_TW |
dc.type | Patents | en_US |
dc.citation.patentcountry | TWN | zh_TW |
dc.citation.patentnumber | 201611524 | zh_TW |
顯示於類別: | 專利資料 |