統計資料

總造訪次數

檢視
An 8.8-GS/s 8b Time-Interleaved SAR ADC with 50-dB SFDR Using Complementary Dual-Loop-Assisted Buffers in 28nm CMOS 4

本月總瀏覽

六月 2025 七月 2025 八月 2025 九月 2025 十月 2025 十一月 2025 十二月 2025
An 8.8-GS/s 8b Time-Interleaved SAR ADC with 50-dB SFDR Using Complementary Dual-Loop-Assisted Buffers in 28nm CMOS 0 2 0 1 0 0 0

檔案下載

檢視

國家瀏覽排行

檢視
巴西 1
越南 1

縣市瀏覽排行

檢視
Hanoi 1