完整後設資料紀錄
DC 欄位 | 值 | 語言 |
---|---|---|
dc.contributor.author | 葉儀皓 | en_US |
dc.contributor.author | YE, YI-HAO | en_US |
dc.contributor.author | 沈文仁 | en_US |
dc.contributor.author | 李崇仁 | en_US |
dc.contributor.author | SHEN, WEN-REN | en_US |
dc.contributor.author | LI, CHONG-REN | en_US |
dc.date.accessioned | 2014-12-12T02:03:39Z | - |
dc.date.available | 2014-12-12T02:03:39Z | - |
dc.date.issued | 1985 | en_US |
dc.identifier.uri | http://140.113.39.130/cdrfb3/record/nctu/#NT742430004 | en_US |
dc.identifier.uri | http://hdl.handle.net/11536/52405 | - |
dc.description.abstract | 在數位信號處理系統中,連續乘加之運算是最基本且最耗時間的動作。而最近系統的 發展常利用浮點運算,以提高系統的準確性和動態範圍。 本論文提出一種新型超大型積體電路互補式金氧半浮點乘加運算之加權,此設計是依 據電機電子工程師協會的浮點運算標準格式。 論文中提出兩種新型的方法,可提高性能。ぇ將最後一級部份積的加法運算移到累加 器運算。え用一進位補數的表示及一些補償代替進位補數的表示。如此不但提高運算 速度且可降低電路的複雜度。利用此兩種新型方法進行電路設計,最後經模擬結果, 展示此設計方法不但運算快且達到縮小晶片面積的目的。 | zh_TW |
dc.language.iso | zh_TW | en_US |
dc.subject | 加乘運算 | zh_TW |
dc.subject | 信號處理 | zh_TW |
dc.subject | 運算 | zh_TW |
dc.subject | 積體電路 | zh_TW |
dc.subject | 電路 | zh_TW |
dc.subject | 互補式 | zh_TW |
dc.title | 一種新型互補式金氧半浮點乘加運算積體電路之設計 | zh_TW |
dc.type | Thesis | en_US |
dc.contributor.department | 電子研究所 | zh_TW |
顯示於類別: | 畢業論文 |