完整後設資料紀錄
DC 欄位語言
dc.contributor.author周立民en_US
dc.contributor.authorZhou, Li-Minen_US
dc.contributor.author周慶榮en_US
dc.contributor.authorZhou, Qing-Rongen_US
dc.date.accessioned2014-12-12T02:05:13Z-
dc.date.available2014-12-12T02:05:13Z-
dc.date.issued1987en_US
dc.identifier.urihttp://140.113.39.130/cdrfb3/record/nctu/#NT764241001en_US
dc.identifier.urihttp://hdl.handle.net/11536/53552-
dc.description.abstract對一個單一匯流道型式之多處理機系統而言,其最大的單位時間工作量及有效的處理 能力絕大部份決定於輸入╱輸出子系統經由此匯流道做資料傳輸時的速率。為了減少 在此匯流道上的傳輸量,輸入╱輸出子系統及外部快速記憶體(external cache)都 應該仔細地分析與設計。在此論文中我們所研究的輸入╱輸出子系統的因素包含有磁 碟的速率,磁碟的數量,及緩衝快速記憶體(buffer cache)。此外,匯流道的結構 也被考慮。此論文中研究的對象為本所正在發展中的多處理機系統。我們以PAWS模擬 套裝軟體來了解及估計這些因素對於系統之影響。大部份的模擬結果可以告訴我們如 何設計一個輸入╱輸出子系統使其不致成為系統的瓶頸以及外部快速記憶體到底能使 系統效率增加多少。根據這些資料使我們可以完成一個更佳的設計。zh_TW
dc.language.isozh_TWen_US
dc.subject輸入/ 輸出子系統zh_TW
dc.subject快速記憶體zh_TW
dc.subject多處理機系統zh_TW
dc.subject外部快速記憶體zh_TW
dc.subject緩衝快速記憶體zh_TW
dc.subject電腦zh_TW
dc.subject資訊科學zh_TW
dc.subjectCACHEen_US
dc.subjectMULTIPROCESS-SYSTEMen_US
dc.subjectEXTERNAL-CACHEen_US
dc.subjectBUFFER-CACHEen_US
dc.subjectCOMPUTERen_US
dc.subjectINFORMATIONen_US
dc.title輸入/ 輸出子系統及快速記憶體對一個多處理機系統效率之影響zh_TW
dc.titleEffects of I/O subsystem and cache memory on the performance of a multiprocessor systemen_US
dc.typeThesisen_US
dc.contributor.department資訊科學與工程研究所zh_TW
顯示於類別:畢業論文