完整後設資料紀錄
DC 欄位 | 值 | 語言 |
---|---|---|
dc.contributor.author | 吳基立 | en_US |
dc.contributor.author | WU, JI-LI | en_US |
dc.contributor.author | 沈文仁 | en_US |
dc.contributor.author | SHEN, WEN-REN | en_US |
dc.date.accessioned | 2014-12-12T02:05:52Z | - |
dc.date.available | 2014-12-12T02:05:52Z | - |
dc.date.issued | 1988 | en_US |
dc.identifier.uri | http://140.113.39.130/cdrfb3/record/nctu/#NT772430054 | en_US |
dc.identifier.uri | http://hdl.handle.net/11536/53922 | - |
dc.description.abstract | 連續的乘和累加在數位訊號處理和影像處理上是最基本是最耗時間的運算,尤其在影 像處理上更是重要。一般用途的CPU(Central Processing Unit)已無暇讓乘和累加 佔去太多的時間,而必須由額外的電路,也就是額外的晶片,(Chip)來擔任此項任 務,以便能高速運行。所以本論文中,提出一種以RBR(Redundant Binary Represen tation)為基礎的高速互補式金氧半浮點乘加器的架構。 架構中,改良了三個部分,(一).假數部分:部分乘積項必須先轉換成RBR, 再利 用RBA(Redundant Binary Addition)無進位傳遞的特性相加,也就是不受運算元長 度限制和計算時間一定,使所得乘積之結果,可不必轉換為2補數的型態,直接以 RBR 的型式累加,最後才以修正進位跳躍加法器轉換成二位元的形式輸出。(二). 指數部分:以兩個接連的CSA 的單元做加減的處理,省去了8位元的進位傳遞。(三 ).符號部分:則是在不會造成延遲下並行處理。同時吾人亦克服此架構中內部介面 的問題,並溶入時間、面積的效益問題;乘的時間複雜度為0(logn)比傳統陣列乘 的時間複雜度0(n) 快了許多,並省去乘積後的CLA 與2補數電路的符號轉換的處 理,直接以RBR 做位移的處理,並以修正進位跳躍加法器做最後轉換成SM(Sign Mag nitude)的工作。顯示時間與面積皆做最佳的處理。 架構中所採行的是,平行、導管(Pipeline)的處理,靜態(Satatic)CMOS 的電路 ,IEEE的標準格式,最後經Daisy 工具的邏輯模擬結果,以2微米CMOS標準單元的技 術,32位元的浮點乘加器,已能在70ns內完成一次的乘加動作。 | zh_TW |
dc.language.iso | zh_TW | en_US |
dc.subject | 互補式金氧半 | zh_TW |
dc.subject | 運算 | zh_TW |
dc.subject | 積體電路 | zh_TW |
dc.subject | 二位元 | zh_TW |
dc.subject | 數位訊號處理 | zh_TW |
dc.subject | 影像處理 | zh_TW |
dc.title | 高速互補式金氧半浮點乘加運算積體電路設計以多餘二位元表示之研究 | zh_TW |
dc.type | Thesis | en_US |
dc.contributor.department | 電子研究所 | zh_TW |
顯示於類別: | 畢業論文 |