完整後設資料紀錄
DC 欄位 | 值 | 語言 |
---|---|---|
dc.contributor.author | 黃瑞峰 | en_US |
dc.contributor.author | HUANG, RUI-FENG | en_US |
dc.contributor.author | 張國明 | en_US |
dc.contributor.author | 張俊彥 | en_US |
dc.contributor.author | ZHANG, GUO-MING | en_US |
dc.contributor.author | ZHANG, JUN-YANG | en_US |
dc.date.accessioned | 2014-12-12T02:05:53Z | - |
dc.date.available | 2014-12-12T02:05:53Z | - |
dc.date.issued | 1988 | en_US |
dc.identifier.uri | http://140.113.39.130/cdrfb3/record/nctu/#NT772430066 | en_US |
dc.identifier.uri | http://hdl.handle.net/11536/53936 | - |
dc.description.abstract | 本論文的研究目的在於發展一套對多層異質接面(heterojunction)結構之電容電壓 剖面(C-V Profiling) 的模擬工具。帕森(Poisson) 方程式的數值解必須應用於 模擬異質結構(heterostructure) 三五族半導體的電容電壓特性和滲入雜質剖面分 析,而一些影效應包括載子退化(degeneracy),三個傳導帶極小(three conduc- tion band minima),雜質部分游離,缺陷(traps) 和溫度等都被考慮在內。空乏 區電容(space-charge capacitance)則利用高斯法(Gauss's method)和淨電荷差 積分法(Integral method) 分別計算和比較;而後我們利用修定之公式來計算滲入 雜質濃度剖面分析。 最後,我們利用此模型來分析和評做一個廣泛利用來求取能帶不連續(band offset )的電容電壓剖面技術,和觀察缺陷對整體分析的影響。 在此研究中,我們得到下列之研究成果: 1.我們成功發展出一套對異質結構(heterostructure) 元件之電容電壓剖面分析 之模擬工具。 2.我們可以利用一致性結果,來修正以往採用求取能帶不連續的技巧。 3.最後,我們亦可以利用缺陷模型配合一些實驗結果,來分析和判斷長晶過程之非 完美性。 | zh_TW |
dc.language.iso | zh_TW | en_US |
dc.subject | 元件 | zh_TW |
dc.subject | 電容 | zh_TW |
dc.subject | 電壓 | zh_TW |
dc.subject | 模擬 | zh_TW |
dc.subject | 電容電壓剖面 | zh_TW |
dc.subject | 帕森 | zh_TW |
dc.subject | 異質結構 | zh_TW |
dc.subject | C-V-PROFILLING | en_US |
dc.subject | POISSON | en_US |
dc.subject | HETEROSTRUCTURE | en_US |
dc.title | 異質結構元件電容電壓剖面模擬 | zh_TW |
dc.type | Thesis | en_US |
dc.contributor.department | 電子研究所 | zh_TW |
顯示於類別: | 畢業論文 |