Full metadata record
DC FieldValueLanguage
dc.contributor.author江衍源en_US
dc.contributor.authorJIAN,YAN-YUANen_US
dc.contributor.author鐘崇斌en_US
dc.contributor.authorZHONG,CHONG-BINen_US
dc.date.accessioned2014-12-12T02:06:45Z-
dc.date.available2014-12-12T02:06:45Z-
dc.date.issued1989en_US
dc.identifier.urihttp://140.113.39.130/cdrfb3/record/nctu/#NT782392111en_US
dc.identifier.urihttp://hdl.handle.net/11536/54521-
dc.description.abstract這篇論文的重點在設計一個整合AT匯流排及Multibus匯流排之單板電腦,進而能發展 成為多處理機架構之作業發展環境。 AT匯流排與Multibus匯流排在系統的應用上,各有其優缺點:AT匯流排具有良好的週 邊處理功能,如DMA 的處理方式,這是Multibus匯流排所沒有的;然而Muitibus匯流 排卻適用於多處理機之控制,又是AT匯流排所不能及的。所以藉由整合AT匯流排及M- ultibus 匯流排的方式,使得在多處理機架構下,也能包容屬於AT的軟體資源和週邊 設備。 論文內容包含了AT匯流排與Multibus匯流排的說明和比較,此片單板電腦各部份模組 的設計原理及線路圖。使用的晶片說明亦附於附錄之中。zh_TW
dc.language.isozh_TWen_US
dc.subjectAT匯流排zh_TW
dc.subjectMultibus匯流排zh_TW
dc.subject單板電腦zh_TW
dc.subject週期處理功能zh_TW
dc.subject多處理機架構zh_TW
dc.subject軟體資源zh_TW
dc.subject週邊設備zh_TW
dc.title整合AT匯流排及Multibus匯流排之單板電腦zh_TW
dc.typeThesisen_US
dc.contributor.department資訊科學與工程研究所zh_TW
Appears in Collections:Thesis