完整後設資料紀錄
DC 欄位語言
dc.contributor.author廖志明en_US
dc.contributor.authorLiao, Zhi-Mingen_US
dc.contributor.author林大衛en_US
dc.contributor.authorLin, Dai-Weien_US
dc.date.accessioned2014-12-12T02:16:28Z-
dc.date.available2014-12-12T02:16:28Z-
dc.date.issued1995en_US
dc.identifier.urihttp://140.113.39.130/cdrfb3/record/nctu/#NT844430013en_US
dc.identifier.urihttp://hdl.handle.net/11536/61253-
dc.description.abstract在此論文中,我們的主要目的在於完成向量和激發線性預測語音編碼(VSELP)之演 算法的真時實現(realtime implementation),此一演算法已經被選為北美數位式 行動電話的標準(IS-54╱136)。我們選擇了德州儀器公司所生產的第五代16位元固 點式訊號處理器(TMS320C50 fixed-point DSP)來實現VSELP演算法。在以下的論文 中我們除了描述VSELP的演算法外,也整理出有那些訊號處理器的特性是適合作為真 時實現的,此外,我們敘述如何一步步的將演算法實現於訊號處理器上,在實現的過 程中所可能面臨的問題及實現結果,在此論文中都會加以討論。zh_TW
dc.language.isozh_TWen_US
dc.subject電子工程zh_TW
dc.subject16位元固點式訊號處理器zh_TW
dc.subjectELECTRONIC-ENGINEERINGen_US
dc.subjectVSELPen_US
dc.titleStudy on Vector-Sum Excited Linear Predictive Speech Coding: Realtime Implementationzh_TW
dc.typeThesisen_US
dc.contributor.department電子研究所zh_TW
顯示於類別:畢業論文