完整後設資料紀錄
DC 欄位 | 值 | 語言 |
---|---|---|
dc.contributor.author | 廖志明 | en_US |
dc.contributor.author | Liao, Zhi-Ming | en_US |
dc.contributor.author | 林大衛 | en_US |
dc.contributor.author | Lin, Dai-Wei | en_US |
dc.date.accessioned | 2014-12-12T02:16:28Z | - |
dc.date.available | 2014-12-12T02:16:28Z | - |
dc.date.issued | 1995 | en_US |
dc.identifier.uri | http://140.113.39.130/cdrfb3/record/nctu/#NT844430013 | en_US |
dc.identifier.uri | http://hdl.handle.net/11536/61253 | - |
dc.description.abstract | 在此論文中,我們的主要目的在於完成向量和激發線性預測語音編碼(VSELP)之演 算法的真時實現(realtime implementation),此一演算法已經被選為北美數位式 行動電話的標準(IS-54╱136)。我們選擇了德州儀器公司所生產的第五代16位元固 點式訊號處理器(TMS320C50 fixed-point DSP)來實現VSELP演算法。在以下的論文 中我們除了描述VSELP的演算法外,也整理出有那些訊號處理器的特性是適合作為真 時實現的,此外,我們敘述如何一步步的將演算法實現於訊號處理器上,在實現的過 程中所可能面臨的問題及實現結果,在此論文中都會加以討論。 | zh_TW |
dc.language.iso | zh_TW | en_US |
dc.subject | 電子工程 | zh_TW |
dc.subject | 16位元固點式訊號處理器 | zh_TW |
dc.subject | ELECTRONIC-ENGINEERING | en_US |
dc.subject | VSELP | en_US |
dc.title | Study on Vector-Sum Excited Linear Predictive Speech Coding: Realtime Implementation | zh_TW |
dc.type | Thesis | en_US |
dc.contributor.department | 電子研究所 | zh_TW |
顯示於類別: | 畢業論文 |