完整後設資料紀錄
DC 欄位 | 值 | 語言 |
---|---|---|
dc.contributor.author | 陳思穎 | en_US |
dc.contributor.author | Ssu Ying Chen | en_US |
dc.contributor.author | 鄭裕庭 | en_US |
dc.contributor.author | Y.T.Cheng | en_US |
dc.date.accessioned | 2014-12-12T02:51:43Z | - |
dc.date.available | 2014-12-12T02:51:43Z | - |
dc.date.issued | 2006 | en_US |
dc.identifier.uri | http://140.113.39.130/cdrfb3/record/nctu/#GT009311569 | en_US |
dc.identifier.uri | http://hdl.handle.net/11536/78041 | - |
dc.description.abstract | 在現今的通訊晶片發展過程裡,SOP技術已經有相當程度的發展;然而當我們把被動微波元件實現在低阻值的矽晶圓上時,矽基底所造成的能量損失已經讓此被動元件無法得到可應用的效果,也因此,各方都在找一個既便宜又有效果的解決辦法來改進此種現象帶來的缺失;而在徹底了解形成此基底效應的機制以及發展至今各方學界所發表的解決辦法之後,到目前為止,並沒有一個真正有個可以兼顧機械以及電性的方法來改善;因此,我們發展了一套利用一般常見的介電物質(二氧化矽、氮化矽)以及柵狀結構來有效的減少基底效應,而建築在此構造上的微波元件也都能達到我們想要的結果。此外,在本篇論文裡,我們更利用了介電物質的特性來達到可以減少一道製程,這也大大的減少此種製程的便利性;而表現出來的高頻特性(1∼40 GHz)更可以與一般印電路板相同的達到幾乎沒有能量的損失;在製程方面,利用了微機電製程中的感應耦合電漿蝕刻機(ICP DRIE)、高溫爐管以及低壓化學沉積系統LPCVD來得到支撐的介電柱狀結構,由以上可知,製程上更有與CMOS製程有相容性的優點,因此利用這個製程可以在SOP的應用上達到理想的效果。 | zh_TW |
dc.language.iso | zh_TW | en_US |
dc.subject | 射頻微機電 | zh_TW |
dc.subject | 介電物質島 | zh_TW |
dc.subject | RF MEMS | en_US |
dc.subject | trenched dielectric islands | en_US |
dc.title | 在20 GHz以上射頻IC應用上與CMOS製程相容的介電支撐物質製程開發與研究 | zh_TW |
dc.title | A CMOS Compatible Patterned Dielectric Support Process for Beyond 20GHz Silicon RFIC Applications | en_US |
dc.type | Thesis | en_US |
dc.contributor.department | 電子研究所 | zh_TW |
顯示於類別: | 畢業論文 |