標題: | 以系統晶片技術實現數位電視廣播接收器並建立其設計平台---子計畫四:數位電視廣播接收器之數位解調與同步設計及其平台與晶片製作(III) Digital Demodulation and Synchronization Platform Design and Chip(III) |
作者: | 周世傑 JOU SHYH-JYE 交通大學電子工程系 |
公開日期: | 2006 |
官方說明文件#: | NSC95-2220-E009-008 |
URI: | http://hdl.handle.net/11536/89095 https://www.grb.gov.tw/search/planDetail?id=1279571&docId=234477 |
Appears in Collections: | Research Plans |