標題: | 次50奈米二位元儲存氮化矽快閃式記憶體元件之結構、電荷傳輸與可靠性研究 Sub-50nm Dual Bit Storage SONOS Flash Technology---Device Structure, Charge Transport and Reliability |
作者: | 汪大暉 WANG TAHUI 交通大學電子工程系 |
關鍵字: | 次50 奈米;二位元快閃式記憶元件;垂直式元件結構;電子儲存結構與材料;蒙地卡羅模擬;單電子效應測量技術;trap 特性指標;電荷傳輸與可靠性物理;sub-50nm 2-bit storage SONOS;new cell structures and storage materials;single charge phenomena;trap characterization;Monte Carlo;reliability and transportmechanisms |
公開日期: | 2006 |
摘要: | 快閃式記憶體技術已快速邁入100Gb 儲存世代,傳統之浮動閘極儲存架構已無法 繼續縮小,代之而起的是利用氮化矽內trap 儲存電子之元件結構。針對目前之二位元 氮化矽儲存元件,當元件尺寸小於50 奈米時,電子傳輸物理與可靠性機制均將發生 重大改變,現有之元件結構、儲存介質特性、操作方法是否適合,將面臨重大挑戰。 本計劃將針對次50 奈米世代,利用trap 儲存之二位元元件結構、儲存材料、操作方 法、電子傳輸與可靠性物理進行為期三年具前瞻性與深度之研究。在元件結構方面, 吾人將探討侷限性儲存(localized storage)之平面結構(例如Spacer SONOS),並進 一步研究雙閘極垂直式儲存元件(例如FinFET SONOS),在儲存材料方面,吾人首 要目標在於建立儲存介質內trap 特性之量測方法與指標,並比較不同材料(例如SiN, AlN 或HfO)之trap 行為(例如density、trap energy)在傳輸物理與可靠性量測方面。 吾人將利用所建立之單電子量測系統,測量單一電子進出儲存介質之性質,並研究影 響元件電流之所有可能機制。在理論模擬方面,吾人將利用蒙地卡羅程式,計算單一 電子進出儲存介質對於通道內電子傳輸行為之影響,並計算二位元操作下儲存電子之 空間分佈。 本計劃之目的在於探討二位元利用trap 儲存之快閃式元件物理限制,scaling 時可 能產生之新的failure 機制,與評估新元件結構及材料與可能之突破方向。 |
官方說明文件#: | NSC95-2221-E009-303-MY3 |
URI: | http://hdl.handle.net/11536/89666 https://www.grb.gov.tw/search/planDetail?id=1309621&docId=242017 |
顯示於類別: | 研究計畫 |