完整後設資料紀錄
DC 欄位語言
dc.contributor.author吳介琮en_US
dc.contributor.authorWU JIEH-TSORNGen_US
dc.date.accessioned2014-12-13T10:31:23Z-
dc.date.available2014-12-13T10:31:23Z-
dc.date.issued2004en_US
dc.identifier.govdocNSC93-2215-E009-012zh_TW
dc.identifier.urihttp://hdl.handle.net/11536/90896-
dc.identifier.urihttps://www.grb.gov.tw/search/planDetail?id=1026639&docId=195163en_US
dc.description.sponsorship行政院國家科學委員會zh_TW
dc.language.isozh_TWen_US
dc.title高性能混合訊號式介面積體電路-子計畫四:高性能類比數位介面積體電路(III)zh_TW
dc.titleHigh-Performance Analog-Digital Interface Integrated Circuits(III)en_US
dc.typePlanen_US
dc.contributor.department交通大學電子工程系zh_TW
顯示於類別:研究計畫