完整後設資料紀錄
DC 欄位語言
dc.contributor.author汪大暉en_US
dc.contributor.authorWANG TAHUIen_US
dc.date.accessioned2014-12-13T10:32:13Z-
dc.date.available2014-12-13T10:32:13Z-
dc.date.issued2004en_US
dc.identifier.govdocNSC93-2215-E009-032zh_TW
dc.identifier.urihttp://hdl.handle.net/11536/91427-
dc.identifier.urihttps://www.grb.gov.tw/search/planDetail?id=1026691&docId=195180en_US
dc.description.abstract奈米尺度(<50nm)CMOS 元件無論在元件物理與製程技術方面均將發生重 大改變。本計畫將針對奈米CMOS 元件內電荷傳輸(transport),量子效應以及 新製程技術進行一為期三年之研究。在理論方面,吾人將建立量子蒙地卡羅模擬 (quantum Monte Carlo simulation)以探討一維或二維電子在極短通道元件內之 傳輸效應(ballistic transport),並進而研究具有量子侷限效應元件(例如double gate CMOS,ultra-thin body SOI,FinFET 等)內之電子次能帶結構(sub-band)、 碰撞機制(scattering)及所呈現之電流特性、漏電流機制與可靠性物理。在實驗 量測方面,吾人將探討high-k(HfO2)與strained Si CMOS 兩個方向。對於high-k CMOS,重點在於研究HfO2 內電荷trapping/detrapping 所導致之可靠性議題, 吾人將進行各種電性量測,例如DC/AC stress、temperature stress、RTN、flicker noise 等,分析HfO2 內trap 之性質、密度、以及stress 下產生速率,並建立相關 之model。對於strained Si 元件,吾人將針對其電流特性(包括閘極與基極漏電 流)、雜訊、熱載子效應進行系列之研究。 本計畫最終之目的在於建立奈米尺度CMOS 元件正確之模擬方法,探討元 件因微縮或結構上量子效應對於元件電性之影響,並評估各種元件結構,製程技 術,對於未來CMOS 元件發展之方向。zh_TW
dc.description.sponsorship行政院國家科學委員會zh_TW
dc.language.isozh_TWen_US
dc.subject奈米CMOSzh_TW
dc.subject蒙地卡羅模擬zh_TW
dc.subject一維﹧二維電子zh_TW
dc.subject量子效應zh_TW
dc.subject高介電常數CMOSzh_TW
dc.subjectstrained Si CMOSzh_TW
dc.subject電性測量zh_TW
dc.subject可靠性物理機制zh_TW
dc.title奈米CMOS元件量子效應與電荷傳輸模擬及電性與可靠性分析(I)zh_TW
dc.titleNano-CMOS Charge Ballistic Transport, Quantum Effect, Characterization, and Reliability Study(I)en_US
dc.typePlanen_US
dc.contributor.department交通大學電子工程系zh_TW
顯示於類別:研究計畫


文件中的檔案:

  1. 932215E009032.pdf

若為 zip 檔案,請下載檔案解壓縮後,用瀏覽器開啟資料夾中的 index.html 瀏覽全文。