完整後設資料紀錄
DC 欄位語言
dc.contributor.author任建葳en_US
dc.date.accessioned2014-12-13T10:33:30Z-
dc.date.available2014-12-13T10:33:30Z-
dc.date.issued2003en_US
dc.identifier.govdocNSC92-2220-E009-020zh_TW
dc.identifier.urihttp://hdl.handle.net/11536/92102-
dc.identifier.urihttps://www.grb.gov.tw/search/planDetail?id=844309&docId=160006en_US
dc.description.sponsorship行政院國家科學委員會zh_TW
dc.language.isozh_TWen_US
dc.title用於軟體無線電基頻處理之系統晶片設計技術---子計畫III:數位訊號處理器與可重置加速器之設計(II)zh_TW
dc.titleThe Design of DSP Processor Core and Configurable Accelerator (II)en_US
dc.typePlanen_US
dc.contributor.department國立交通大學電子工程學系zh_TW
顯示於類別:研究計畫