Full metadata record
DC FieldValueLanguage
dc.contributor.author任建葳en_US
dc.date.accessioned2014-12-13T10:37:38Z-
dc.date.available2014-12-13T10:37:38Z-
dc.date.issued1998en_US
dc.identifier.govdocNSC87-2215-E009-033zh_TW
dc.identifier.urihttp://hdl.handle.net/11536/94784-
dc.identifier.urihttps://www.grb.gov.tw/search/planDetail?id=395980&docId=69928en_US
dc.description.abstract建立核心技術與其設計方法是發展系統積體電路之一可行方式。本子計畫的主要目標有二:(1)與其他子計畫一起合作建立與維護繪圖/視訊核心技術以及設計方法,(2)完成一個可程式通用型著色處理器積體電路之設計。三年計畫的具體工作包括:(1)第一年完成指令集,主機界面,特定用途運算單元等核心單元和功能模擬器,指令排程軟體等設計方法,(2)第二年主要從事著色處理器之設計與驗證,(3)第三年完成晶片製作與測試,並改進與維護核心技術和高階設計軟體。今年(第三年)的計畫主要是完成三維繪圖處理器的設計製作與測試。內容包括晶片的可測試性設計,整體驗證,CIC晶片製作與測試。另外配合其他兩個子計畫,我們將完成高階模擬與測試圖樣產生環境的建立以及系統控制單元的設計與產生等核心技術。zh_TW
dc.description.sponsorship行政院國家科學委員會zh_TW
dc.language.isozh_TWen_US
dc.subject超大型積體電路zh_TW
dc.subject電腦圖學zh_TW
dc.subject硬體設計zh_TW
dc.subject高階設計zh_TW
dc.subject著色處理器zh_TW
dc.subject視訊處理zh_TW
dc.subjectVLSIen_US
dc.subjectComputer graphicsen_US
dc.subjectHardware designen_US
dc.subjectHigh level designen_US
dc.subjectShading processoren_US
dc.subjectVideo processingen_US
dc.title電腦繪圖和視訊處理之超大型積體電路設計---子計畫一:電腦繪圖和視訊硬體與其高階設計方法之研究(III)zh_TW
dc.titleGraphics/Video Hardware and Their High-Level Design (III)en_US
dc.typePlanen_US
dc.contributor.department交通大學電子工程系zh_TW
Appears in Collections:Research Plans