Full metadata record
DC FieldValueLanguage
dc.contributor.author林心宇en_US
dc.contributor.authorLIN SHIN-YEUen_US
dc.date.accessioned2014-12-13T10:39:51Z-
dc.date.available2014-12-13T10:39:51Z-
dc.date.issued1995en_US
dc.identifier.govdocNSC84-2213-E009-132zh_TW
dc.identifier.urihttp://hdl.handle.net/11536/96886-
dc.identifier.urihttps://www.grb.gov.tw/search/planDetail?id=197511&docId=34628en_US
dc.description.abstract非線性系統的水平退縮控制是一個具備 Global stability特性的控制器,其在應用上的瓶頸 為計算複雜度太高,所以假使我們能將上一年 度已研究出的"一個計算水平退縮控制的平行演算法則"用超大型積體電路陣列處理器來製 成(implement)它的話,必可克服此計算複雜度問題 而可將水平退縮控制器用在非線性即時系統( Real-time processing systems).為了達到這個最終目標 ,在這個計畫裡,我們將研究這個超大型積體電 路陣列處理器之架構及每一個處理器所應具備 之功能,還有數據及命令傳遞之途徑及所需之 控制邏輯.zh_TW
dc.description.sponsorship行政院國家科學委員會zh_TW
dc.language.isozh_TWen_US
dc.subject水平退縮控制zh_TW
dc.subject雙相平行演算法zh_TW
dc.subject超大型積體電路zh_TW
dc.subject陣列處理器zh_TW
dc.subjectReceding horizon controlen_US
dc.subjectTwo-phase parallel computing algorithmen_US
dc.subjectVLSIen_US
dc.subjectArrayprocessorsen_US
dc.title製成解水平退縮控制之雙相平行演算法的超大型積體電路陣列處理器架構之研究zh_TW
dc.titleThe Design of a VLSI Array Processors Architecture for Receding Horizon Controlleren_US
dc.typePlanen_US
dc.contributor.department國立交通大學控制工程研究所zh_TW
Appears in Collections:Research Plans