完整後設資料紀錄
DC 欄位 | 值 | 語言 |
---|---|---|
dc.contributor.author | 林心宇 | en_US |
dc.contributor.author | LIN SHIN-YEU | en_US |
dc.date.accessioned | 2014-12-13T10:39:51Z | - |
dc.date.available | 2014-12-13T10:39:51Z | - |
dc.date.issued | 1995 | en_US |
dc.identifier.govdoc | NSC84-2213-E009-132 | zh_TW |
dc.identifier.uri | http://hdl.handle.net/11536/96886 | - |
dc.identifier.uri | https://www.grb.gov.tw/search/planDetail?id=197511&docId=34628 | en_US |
dc.description.abstract | 非線性系統的水平退縮控制是一個具備 Global stability特性的控制器,其在應用上的瓶頸 為計算複雜度太高,所以假使我們能將上一年 度已研究出的"一個計算水平退縮控制的平行演算法則"用超大型積體電路陣列處理器來製 成(implement)它的話,必可克服此計算複雜度問題 而可將水平退縮控制器用在非線性即時系統( Real-time processing systems).為了達到這個最終目標 ,在這個計畫裡,我們將研究這個超大型積體電 路陣列處理器之架構及每一個處理器所應具備 之功能,還有數據及命令傳遞之途徑及所需之 控制邏輯. | zh_TW |
dc.description.sponsorship | 行政院國家科學委員會 | zh_TW |
dc.language.iso | zh_TW | en_US |
dc.subject | 水平退縮控制 | zh_TW |
dc.subject | 雙相平行演算法 | zh_TW |
dc.subject | 超大型積體電路 | zh_TW |
dc.subject | 陣列處理器 | zh_TW |
dc.subject | Receding horizon control | en_US |
dc.subject | Two-phase parallel computing algorithm | en_US |
dc.subject | VLSI | en_US |
dc.subject | Arrayprocessors | en_US |
dc.title | 製成解水平退縮控制之雙相平行演算法的超大型積體電路陣列處理器架構之研究 | zh_TW |
dc.title | The Design of a VLSI Array Processors Architecture for Receding Horizon Controller | en_US |
dc.type | Plan | en_US |
dc.contributor.department | 國立交通大學控制工程研究所 | zh_TW |
顯示於類別: | 研究計畫 |