瀏覽 的方式: 作者 JOU JING-YANG

跳到: 0-9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z
或是輸入前幾個字:  
顯示 1 到 20 筆資料,總共 41 筆  下一頁 >
公開日期標題作者
2003SOC系統整合設計驗證及測試環境建置周景揚; JOU JING-YANG; 國立交通大學電子工程學系
2000交大電子系周景揚教授參加國際標準組織會議周景揚; JOU JING-YANG; 交通大學電子工程系
1996低功率超大型積體電路與電腦輔助設計之研究---子計畫二:滲合不同電壓設計方式的低功率設計以及電腦輔助設計之研究周景揚; JOU JING-YANG; 國立交通大學電子工程學系
2008使用60GHz之室內十億級位元傳輸率之無線基頻傳收機---子計畫三:針對通訊數位訊號處理器之電子系統層級驗証與合成環境(I)周景揚; JOU JING-YANG; 國立交通大學電子工程學系及電子研究所
2009使用60GHz之室內十億級位元傳輸率之無線基頻傳收機---子計畫三:針對通訊數位訊號處理器之電子系統層級驗証與合成環境(II)周景揚; JOU JING-YANG; 國立交通大學電子工程學系及電子研究所
2010使用60GHz之室內十億級位元傳輸率之無線基頻傳收機---子計畫三:針對通訊數位訊號處理器之電子系統層級驗証與合成環境(III)周景揚; JOU JING-YANG; 國立交通大學電子工程學系及電子研究所
2000出席1999年國際工程教育會議周景揚; JOU JING-YANG; 交通大學電子工程系
2001單晶片寬頻無線通訊系統設計技術之研究---子計畫IV:單晶片系統上佈局驅動的資料路徑編譯器之研究周景揚; JOU JING-YANG; 交通大學電子工程系
2000單晶片系統之電腦輔助設計研究周景揚; JOU JING-YANG; 交通大學電子工程系
2000單晶片系統之電腦輔助設計研究(II)周景揚; JOU JING-YANG; 國立交通大學電子工程學系
2001單晶片系統之電腦輔助設計研究(III)周景揚; JOU JING-YANG; 交通大學電子工程系
2006單晶片系統驗證之核心技術開發---子計畫二:針對單晶片系統界面協定之驗證(II)周景揚; JOU JING-YANG; 交通大學電子工程系
2007單晶片系統驗證之核心技術開發---子計畫二:針對單晶片系統界面協定之驗證(III)周景揚; JOU JING-YANG; 國立交通大學電子工程學系及電子研究所
2006單晶片系統驗證之核心技術開發---總計畫(II)周景揚; JOU JING-YANG; 交通大學電子工程系
2007單晶片系統驗證之核心技術開發---總計畫(III)周景揚; JOU JING-YANG; 國立交通大學電子工程學系及電子研究所
2005單晶片系統驗證之核心技術開發-子計畫二:針對單晶片系統界面協定之驗證(I)周景揚; JOU JING-YANG; 交通大學電子工程系
2005單晶片系統驗證之核心技術開發-總計畫(I)周景揚; JOU JING-YANG; 交通大學電子工程系
2012在多核心架構上考慮效能與功耗問題的系統設計方法周景揚; JOU JING-YANG; 國立交通大學電子工程學系及電子研究所
1999多媒體系統晶片設計技術之研究---子計畫V:系統晶片上系統驗證之研究(I)周景揚; JOU JING-YANG; 交通大學電子工程系
2000多媒體系統晶片設計技術之究---子計畫V:系統晶片上系統驗證之研究(II)周景揚; JOU JING-YANG; 交通大學電子工程系