標題: 低電壓及抗變異設計之關鍵技術---子計畫一:抗變異可調適之處理器架構設計與其系統環境建置
An Adaptive Processor Architecture for Tolerating Variations and Its System Design Environment
作者: 陳添福
Chen Tien-Fu
國立交通大學資訊工程學系(所)
公開日期: 2010
官方說明文件#: NSC98-2221-E009-188-MY3
URI: http://hdl.handle.net/11536/100126
https://www.grb.gov.tw/search/planDetail?id=2008826&docId=328601
顯示於類別:研究計畫