完整後設資料紀錄
DC 欄位語言
dc.contributor.author李毅郎en_US
dc.contributor.authorLi Yih-Langen_US
dc.date.accessioned2014-12-13T10:51:50Z-
dc.date.available2014-12-13T10:51:50Z-
dc.date.issued2007en_US
dc.identifier.govdocNSC96-2220-E009-011zh_TW
dc.identifier.urihttp://hdl.handle.net/11536/102932-
dc.identifier.urihttps://www.grb.gov.tw/search/planDetail?id=1463757&docId=262332en_US
dc.description.sponsorship行政院國家科學委員會zh_TW
dc.language.isozh_TWen_US
dc.title單晶片系統驗證之核心技術開發---子計畫五:系統晶片布局設計後之驗證與最佳化平台研究(III)zh_TW
dc.titlePost-Layout Verification and Optimization Platform(III)en_US
dc.typePlanen_US
dc.contributor.department國立交通大學資訊工程學系(所)zh_TW
顯示於類別:研究計畫