標題: 數位式全差動放大器電路
作者: 郭洲銘
何盈杰
蘇朝琴
公開日期: 1-Jun-2012
摘要: 本發明係關於一種可操作於高速資料傳輸環境下,且可降低功率消耗的數位式全差動放大器電路。其包括:一第一輸入反相器、一第二輸入反相器、一第一共模反相器、一第二共模反相器、一第一回授反相器、一第二回授反相器、一第三回授反相器、一第四回授反相器、一第一自我偏壓模組及一第二自我偏壓模組。其中,第一自我偏壓模組及第二自我偏壓模組係用於延展數位式全差動放大器電路的頻寬。此外,第一回授反相器與第二回授反相器組成一第一回授電路模組,第三回授反相器與第四回授反相器組成一第二回授電路模組,以抑制共模雜訊的發生。
官方說明文件#: H03F003/45
URI: http://hdl.handle.net/11536/103440
專利國: TWN
專利號碼: 201223136
Appears in Collections:Patents


Files in This Item:

  1. 201223136.pdf

If it is a zip file, please download the file and unzip it, then open index.html in a browser to view the full text content.