标题: 全数位快速锁定自我校正多相位延迟锁定回路
作者: 庄立溥
张铭宏
黄威
公开日期: 1-四月-2010
摘要: 本发明揭露了一种全数位自我校正多相位延迟锁定回路,其包含四个主要的区块,分别为:一组数位式控制延迟线,一相位侦测器,一锁定单元,及一校正单元。数位式控制延迟线系由K个相同之延迟阶段(delay stage)串连所形成,而所有的延迟阶段皆系由两组控制讯号C[M:0]与Bi[N:0]所控制。C[M:0]系由采用非平衡式二元搜寻演算法之锁定单元所产生。当延迟锁定回路锁定时,校正单元将产生Bi[N:0]讯号以调整各输出讯号之间的相位差。
官方说明文件#: H03L007/08
H03L007/16
URI: http://hdl.handle.net/11536/103769
专利国: TWN
专利号码: 201014187
显示于类别:Patents


文件中的档案:

  1. 201014187.pdf

If it is a zip file, please download the file and unzip it, then open index.html in a browser to view the full text content.