標題: 一種形成半導體深次微米線寬結構的方法
作者: 陳仕鴻
連亦中
張翼
公開日期: 16-六月-2008
摘要: 本發明為一種僅利用光阻顯影及斜角度蝕刻,形成半導體深次微米線寬結構的方法。首先在半導體基材表面披覆兩層光阻,控制適當的曝光能量或顯影條件,以顯影第二層光阻,而第一層光阻不被顯開。而具有下切(Under-Cut)側壁的凹槽結構可形成於第二層光阻上。再以相對於半導體基材垂直方向的斜角度,對第一層光阻進行非等向性蝕刻製程。而第二層光阻凹槽的一邊側壁,可以保護部分第一層光阻免於受到蝕刻;且本發明亦可在半導體基材表面披覆三層光阻再以上述方式進行蝕刻。於進行金屬蒸鍍與浮離(Lift-Off)製程後,可定義出金屬電極的線寬,形成具有深次微米線寬之��型閘極。
官方說明文件#: H01L021/308
URI: http://hdl.handle.net/11536/103987
專利國: TWN
專利號碼: 200826192
顯示於類別:專利資料


文件中的檔案:

  1. 200826192.pdf

若為 zip 檔案,請下載檔案解壓縮後,用瀏覽器開啟資料夾中的 index.html 瀏覽全文。