標題: 結合高效率PSAC與錯誤修正之基於記憶體快速傅立葉轉換處理器設計與實作
Design and Implementation of Memory-based FFT Processors In Proposed Schedule with Efficient PSAC and Error Recovery in MIMO OFDM System
作者: 張又展
許騰尹
Chang, Yu-Chan
Hsu, Terng-Yin
資訊科學與工程研究所
關鍵字: 傅立葉;迴旋因子;記憶體式;正交頻分复用;多輸入輸出;FFT;Twiddle Factor;Memory based FFT;OFDM;MIMO
公開日期: 2016
摘要: 隨著行動通訊迅速的發展下 ,多種不同的無線通訊規格日新月異 ,而在正交分頻多工技術裡面,快速傅立葉轉換 (FFT) 是一個占很大量的計算以及硬體之區塊。因此本篇著重於如何去設計處理器去配合無線通訊平台 (WPU) 進行各種不同規格之無線通訊演算法,重點將著重在其對於點數彈性以及如何有效率的在不同規格、運算階段下使用直接數位頻率合成器(Direct Digital Frequency Synthesizer)以產生所需的迴旋因子,所展現的便是配合直接數位頻率合成器的記憶體快速傅立葉轉換 (FFT) 處理器。 在此所提供之快速傅立葉轉換處理器將可利用記憶體式架構,提供 2-128 點數之需求,並且能夠利用分配運算單元的方式,分配資源給多根天線,達到多重輸入以及輸出或SLIDING快速傅立葉轉換的效果,其中再利用迴旋因子的週期性和正弦、餘弦之對稱性來刪減重覆的迴旋因子表格,使得直接數位頻率合成器內記憶體中所需儲存的起始猜測值及補償值數量減為四分之一,且透過傅利葉運算的排程使得一個直接數位頻率合成器能產生八個運算單元在不同規格下所需要的迴旋因子,能夠有效的利用最小資源,達到最大的成果 。
URI: http://etd.lib.nctu.edu.tw/cdrfb3/record/nctu/#GT070256064
http://hdl.handle.net/11536/140185
顯示於類別:畢業論文