完整後設資料紀錄
DC 欄位語言
dc.contributor.author鄭家明en_US
dc.contributor.authorChia-Ming Chengen_US
dc.contributor.author張立平en_US
dc.contributor.authorLi-Pin Changen_US
dc.date.accessioned2014-12-12T01:18:55Z-
dc.date.available2014-12-12T01:18:55Z-
dc.date.issued2007en_US
dc.identifier.urihttp://140.113.39.130/cdrfb3/record/nctu/#GT009555522en_US
dc.identifier.urihttp://hdl.handle.net/11536/39474-
dc.description.abstract為了解決效能及能耗的問題,很多嵌入式系統產品採用dual core或是multi-core的架構,在這些架構中,常加入DSP來滿足日益漸增的多媒體需求。DSP 因為要處理大量的數學計算,所以register 數量大,pipeline stage 深,造成context switch overhead 很大,因此DSP 在排程行為上屬於Non-preemptive。此外,一個DSP 會有多個Task 在上面執行,容易發生Resource Contention,加上每一個Task 需要在不同的core之間切換,按照一定的順序在不同的core執行不同類型的工作 (precedence constraint),所以在這樣具有heterogeneous core的平台在設計上會有以下的challenges: (1) 如何在滿足precedence constraint 的條件下,降低Task 在DSP的response delay,避免Task miss deadline (2)如何on-line判斷一組Task set 的可排程性,決定是否accept 或是reject 一個on-line task。在本篇論文,我們的目標是解決上述的兩項問題:我們提出在DSP加入Preemption Point 的方法,降低Task 的response delay以及提昇系統的可排程性。此外,我們也設計在microprocessor( MPU and DSP )的排程方法,並提出admission control 方法檢查Task set 可排程與否。zh_TW
dc.language.isoen_USen_US
dc.subject即時系統zh_TW
dc.subject線上排程zh_TW
dc.subject嵌入式系統zh_TW
dc.subjectReal-Timeen_US
dc.subjecton-line schedulingen_US
dc.subjectEmbedded Systemen_US
dc.title雙核心嵌入式系統之即時線上排程方法zh_TW
dc.titleReal-time on-line Task scheduling for dual-core embedded systemsen_US
dc.typeThesisen_US
dc.contributor.department資訊科學與工程研究所zh_TW
顯示於類別:畢業論文


文件中的檔案:

  1. 552201.pdf

若為 zip 檔案,請下載檔案解壓縮後,用瀏覽器開啟資料夾中的 index.html 瀏覽全文。