標題: | 多微處理機影像序列分析系統—前部系統設計和記憶體組織 |
作者: | 鄭炳強 Zheng, Bing-Qiang 蔡文祥 Cai, Wen-Xiang 資訊科學與工程研究所 |
關鍵字: | 多微;處理機;影像;序列;分析系統;前部系統;設計;記憶體;電腦;資訊科學;COMPUTER;INFORMATION |
公開日期: | 1980 |
摘要: | 論文的內容在說明作者和周建志同學合作發展的多微處理機影像序列分析系統。為了 處理變化迅速的影像序列以及滿足及時處理和儲存大量影像矩陣的要求, 幾個微處理 機以多指令多資料的架構組合起來做並行影像處理。系統內且包含一個硬體線路可以 將有限的記憶體空間延伸擴大, 以容納更多大量的隨意存取記憶體模組, 多準記憶體 被建造出來, 作為處理機間以及影像輸出╱入單元共同存取的基本儲存場所。為了減 少共用記憶體存取的衝突, 影像記憶體模組被分成4個小塊, 大小為16K。這樣可使得 幾個處理機同時分別在不同的幾塊記憶體上讀寫資料, 萬一幾個處理機同時要求讀寫 一塊記憶體時, 有兩種優先順序不同的仲栽者被設計出來, 其中一種在我們所造的各 埠記憶體內, 以解決上述用的問題。系統內包含的基本軟體應有主、僕式操作系統和 處理機彼此間的中斷要求及中斷服務程式。 |
URI: | http://140.113.39.130/cdrfb3/record/nctu/#NT694241046 http://hdl.handle.net/11536/51360 |
Appears in Collections: | Thesis |