Full metadata record
DC FieldValueLanguage
dc.contributor.author蘇仕傑en_US
dc.contributor.authorSU, SHI-JIEen_US
dc.contributor.author徐力行en_US
dc.contributor.authorXU, LI-XINGen_US
dc.date.accessioned2014-12-12T02:02:57Z-
dc.date.available2014-12-12T02:02:57Z-
dc.date.issued1984en_US
dc.identifier.urihttp://140.113.39.130/cdrfb3/record/nctu/#NT732241013en_US
dc.identifier.urihttp://hdl.handle.net/11536/51961-
dc.description.abstract在超大型積體電路(VLSI)的繞線系統設計有許多種作法,然而,最終的目的卻 是一玫的;(1)儘量達到100%繞線(2)繞線的總長度愈短愈好。 在上述的二個前題之上,我們提出了一個新的閘排列佈局繞線系統,本系統包括兩部 分: (1)佈局:用兩兩互方的方式,把邏輯閘實際的安排到閘排列的位置上,使得繞線 距離愈短愈好。 (2)繞線:這部分主要的目的是把佈局好的邏輯閘之間的連線聯接在一起,亦即, 儘量達到100%繞線,我們提出了一本系統是在VAX11╱780電腦,UNI X操作系統下,以C語言撰寫完成的。zh_TW
dc.language.isozh_TWen_US
dc.subject超大型積體電路zh_TW
dc.subject繞線系統zh_TW
dc.subject閘排列zh_TW
dc.subject邏輯閘zh_TW
dc.subject函數zh_TW
dc.subjectVLSIen_US
dc.title閘排列佈局繞線系統zh_TW
dc.typeThesisen_US
dc.contributor.department資訊科學與工程研究所zh_TW
Appears in Collections:Thesis