完整後設資料紀錄
DC 欄位 | 值 | 語言 |
---|---|---|
dc.contributor.author | 蘇仕傑 | en_US |
dc.contributor.author | SU, SHI-JIE | en_US |
dc.contributor.author | 徐力行 | en_US |
dc.contributor.author | XU, LI-XING | en_US |
dc.date.accessioned | 2014-12-12T02:02:57Z | - |
dc.date.available | 2014-12-12T02:02:57Z | - |
dc.date.issued | 1984 | en_US |
dc.identifier.uri | http://140.113.39.130/cdrfb3/record/nctu/#NT732241013 | en_US |
dc.identifier.uri | http://hdl.handle.net/11536/51961 | - |
dc.description.abstract | 在超大型積體電路(VLSI)的繞線系統設計有許多種作法,然而,最終的目的卻 是一玫的;(1)儘量達到100%繞線(2)繞線的總長度愈短愈好。 在上述的二個前題之上,我們提出了一個新的閘排列佈局繞線系統,本系統包括兩部 分: (1)佈局:用兩兩互方的方式,把邏輯閘實際的安排到閘排列的位置上,使得繞線 距離愈短愈好。 (2)繞線:這部分主要的目的是把佈局好的邏輯閘之間的連線聯接在一起,亦即, 儘量達到100%繞線,我們提出了一本系統是在VAX11╱780電腦,UNI X操作系統下,以C語言撰寫完成的。 | zh_TW |
dc.language.iso | zh_TW | en_US |
dc.subject | 超大型積體電路 | zh_TW |
dc.subject | 繞線系統 | zh_TW |
dc.subject | 閘排列 | zh_TW |
dc.subject | 邏輯閘 | zh_TW |
dc.subject | 函數 | zh_TW |
dc.subject | VLSI | en_US |
dc.title | 閘排列佈局繞線系統 | zh_TW |
dc.type | Thesis | en_US |
dc.contributor.department | 資訊科學與工程研究所 | zh_TW |
顯示於類別: | 畢業論文 |