Full metadata record
DC Field | Value | Language |
---|---|---|
dc.contributor.author | 姜惠良 | en_US |
dc.contributor.author | JIANG, HUI-LIANG | en_US |
dc.contributor.author | 鍾乾癸 | en_US |
dc.contributor.author | ZHONG, GIAN-KUI | en_US |
dc.date.accessioned | 2014-12-12T02:03:35Z | - |
dc.date.available | 2014-12-12T02:03:35Z | - |
dc.date.issued | 1985 | en_US |
dc.identifier.uri | http://140.113.39.130/cdrfb3/record/nctu/#NT742146028 | en_US |
dc.identifier.uri | http://hdl.handle.net/11536/52359 | - |
dc.description.abstract | 隨著半導體技術的進步,計算機系統設計的趨勢,漸漸走向追求一個信賴度高、能力 強的多處理機系統;因此,除了增加處理單元,獲致較高的效益,提供系統的信賴度 就成研究上的另一個子題。 此作業系統的硬體是由Multibus 連接許多Intel -8086單板計算機(簡為節點 )、與共同記憶體、及處理機通訊線路所組成,系統之程序管理是節點為基準,輔以 通訊、同步的功能,以提高程序併行運作的能力;一旦節點故障被偵測到,系統會隔 離受損的節點,修補受損的系統資料,維持系統的正常運作,使系統不因一個節點故 障而導致系統崩潰。 | zh_TW |
dc.language.iso | zh_TW | en_US |
dc.subject | 容錯 | zh_TW |
dc.subject | 多處理機 | zh_TW |
dc.subject | 作業系統 | zh_TW |
dc.subject | 單板計算機 | zh_TW |
dc.subject | 共同記憶體 | zh_TW |
dc.subject | 處理機通訊線路 | zh_TW |
dc.subject | 節點 | zh_TW |
dc.title | 具有容錯能力多處理機作業系統的設計 | zh_TW |
dc.type | Thesis | en_US |
dc.contributor.department | 電控工程研究所 | zh_TW |
Appears in Collections: | Thesis |