完整後設資料紀錄
| DC 欄位 | 值 | 語言 |
|---|---|---|
| dc.contributor.author | 鄭國興 | en_US |
| dc.contributor.author | ZHENG, GUO-XING | en_US |
| dc.contributor.author | 吳重雨 | en_US |
| dc.contributor.author | WU, HCHONG-YU | en_US |
| dc.date.accessioned | 2014-12-12T02:04:27Z | - |
| dc.date.available | 2014-12-12T02:04:27Z | - |
| dc.date.issued | 1986 | en_US |
| dc.identifier.uri | http://140.113.39.130/cdrfb3/record/nctu/#NT752430053 | en_US |
| dc.identifier.uri | http://hdl.handle.net/11536/52955 | - |
| dc.description.abstract | 在這篇論文中,我們針對最初的數位信號處理系統之特性,提出一個新型的互補式金 氧半算術邏輯單元的設計,該結構是有效率的將傳統式的算術邏輯單元及高速並行乘 法器合併在一起而產生新型的設計,我們並仍細的分析系統的架構及細部電路設計, 同時並採用新的電路設計,例如互補式金氧半多吸極電路,以增快運算速度及減少電 路面積,最後我們以互補式金氧半三點五微米的計術,設計並製作了一個八位元的實 驗晶片,並經由SPICE 的模擬驗正,此系統作一次乘法所需的時間為70奈秒,作一 般的運算為40奈秒,所以此設計在運算速度及電路面積比傳統的設計具有更佳的特 性,在未來超大型積體電路系統中更具有發展價值。 | zh_TW |
| dc.language.iso | zh_TW | en_US |
| dc.subject | 互補式金氧半 | zh_TW |
| dc.subject | 算術邏輯單元 | zh_TW |
| dc.subject | 數位信號處理系統 | zh_TW |
| dc.subject | 高速並行乘法器 | zh_TW |
| dc.subject | 吸極電路 | zh_TW |
| dc.subject | 八位元實驗晶片 | zh_TW |
| dc.subject | SPICE | en_US |
| dc.title | 新型互補式金氧半算術邏輯單元之設計 | zh_TW |
| dc.type | Thesis | en_US |
| dc.contributor.department | 電子研究所 | zh_TW |
| 顯示於類別: | 畢業論文 | |

