Full metadata record
DC Field | Value | Language |
---|---|---|
dc.contributor.author | 周立民 | en_US |
dc.contributor.author | ZHOU, LI-MING | en_US |
dc.contributor.author | 周慶榮 | en_US |
dc.contributor.author | ZHOU, GING-RONG | en_US |
dc.date.accessioned | 2014-12-12T02:04:57Z | - |
dc.date.available | 2014-12-12T02:04:57Z | - |
dc.date.issued | 1987 | en_US |
dc.identifier.uri | http://140.113.39.130/cdrfb3/record/nctu/#NT762241045 | en_US |
dc.identifier.uri | http://hdl.handle.net/11536/53305 | - |
dc.description.abstract | 對一個單一匯流道型式之多處理機系統而言,其最大的單位時間工作量及有效的處理 能力絕大部份決定於輸入╱輸出子系統經由此匯流道做資料傳輸時的速率。為了減少 在此匯流道上的傳輸量,輸入╱輸出子系統及外部快速記憶體(external cache)都 應該仔細地分析與設計。在此論文中我們所研究的輸入╱輸出子系統的因素包含有磁 碟的速率,磁碟的數量,及緩衝快速記憶體(buffer cache)。此外,匯流道的結構 也被考慮。此論文中研究的對象為本所正在發展中的多處理機系統。我們以PAWS模擬 套裝軟體來了解及估計這些因素對於系統之影響。大部份的模擬結果可以告訴我們如 何設計一個輸入╱輸出子系統使其不致成為系統的瓶頸以及外部快速記憶體到底能使 系統效率增加多少。根據這些資料使我們可以完成一個更佳的設計。 | zh_TW |
dc.language.iso | zh_TW | en_US |
dc.subject | 輸入/ 輸出子系統 | zh_TW |
dc.subject | 快速記憶體 | zh_TW |
dc.subject | 多處理機系統 | zh_TW |
dc.subject | 外部快速記憶體 | zh_TW |
dc.subject | 緩衝快速記憶體 | zh_TW |
dc.subject | CACHE | en_US |
dc.subject | MULTIPROCESS-SYSTEM | en_US |
dc.subject | EXTERNAL-CACHE | en_US |
dc.subject | BUFFER-CACHE | en_US |
dc.title | 輸入/ 輸出子系統及快速記憶體對一個多處理機系統效率之影響 | zh_TW |
dc.type | Thesis | en_US |
dc.contributor.department | 資訊科學與工程研究所 | zh_TW |
Appears in Collections: | Thesis |