標題: 一個適合超大型積體電路陣列設計的工作檯
作者: 黃學偉
HUANG, XUE-WEI
任建葳
REN, JIAN-WEI
電子研究所
關鍵字: 超大型積體電路;陣列;工作檯;積體電路;鄰近遞迴;演算法模型;圖形模型檔案;SUPER-MICROCIRCUIT;MICROCIRCUIT;ALGORITHM-MODEL;DEPENDENCE-GRAPH-MODEL-FILE
公開日期: 1988
摘要: 本論文中,吾人於Sun工作站上發展一個基於系統性方法的計算機輔助設計軟體。 這個稱為VAR的超大型積體電路陣列實現器,可以幫助使用者在行為表示模式上( Behavioral Level)自動設計陣列處理器(Array Proc essor)的架構。VAR有以圖形為基礎的使用界面和交談式的操作環境,因此 在使上非常便利。 VAR的設計法則包含三個主要階段;第一階段是將演算法的表示式改寫為單值設定 以鄰近遞迴(Single Assignment and Local Rec urrence)的中介格式(IMF),藉著中介格式,編譯器可由其中找出這個 演算法的最大可能平行度;第二階段是由中介格式建立演算法模可(Algorit hm Model)以及相依圖形(Dependence Graph);接著在 第三階段中,由演算法模型相相依圖形,透過線性轉換,可將陣列處理器建造起來。 後二階段已經藉由VAR而算動化,第一階段刖可藉著對演算法表示式,實行本論中 提出的單值設定及鄰近遞迴轉換法來達成。 除了中介格式外,使用者亦可將自己的相依圖形,藉由相依圖形模型檔案(Depe ndence Graph Model File)輸入VAR;VAR同時也提 供一個包含許多常用演算法的程式庫,使用者可以很方便的從其中選擇自己需要的演 算法;此外VAR還提供快照(Snapshot)來展示陣列處理器的資料流(D ata Flow)活動情形。 許多超大型積體電路陣列處理器已由VAR成功地設計出來。
URI: http://140.113.39.130/cdrfb3/record/nctu/#NT772430015
http://hdl.handle.net/11536/53878
顯示於類別:畢業論文