标题: | 用户回路之时序回复及等化器之研究与电路设计 |
作者: | 李秀枣 LI,XIU-ZAO 魏哲和 WEI,ZHE-HE 电子研究所 |
关键字: | 用户回路;时序回复;等化器;电路设计;超大型积体电路;码际干扰;通道响应;时序资讯;VLSI;ISI;CHANNEL-IMPULSE-RESPONSE;TIMING-INFORMATION |
公开日期: | 1989 |
摘要: | 现有的电话线, 传送数位化的资料时, 会有失真和同步的困难, 因为电话线的频宽有 限, 频率愈高, 衰减就愈严重。在布置电话线时, 通常会预留一些桥式接头, 方便将 来迁移转接, 预留的接头会产生回音干扰。这些都会使传递的数位讯号失真至无法辨 识的地步。另外, 数位化的资料, 在取样时又有同步的问题必须克服。现在正蓬勃发 展的整体服务数据纲路中, 介于用户及端局之间的介面–U 介面, 即用现有的电话线 当传输媒介, 所以必须寻找一个解决同步和失真的技术, 并且要适合超大型积体电路 技术(VLSI)来制作。本研究即提出一个解决用户回路的同步和失真的方法, 即时序回 复和消除码际干扰(ISI) 的技术, 经由软体模拟及电路验证, 证实其非常稳定、可靠 。 本研究所用的时序回复方法, 系估计传输线的通道响应(channel impulse response) , 从通道响应值取出时序资讯(timing information), 据此调整取样频率, 整个接收 系统包括下列几个主要模组:(1)整形滤波器(shaping filter)。功用是使前方码际(p -recursor)为零, 如此可消除前方码际干扰, 并且提供很好的时序参考点。(2)1–D 滤波器。目的在加速通道响应的衰减速度、节省硬体电路面积。(3) 增益控制(AGC) 。目的在提高杂讯的防御能力, 降低判断错误的机率。(4) 判别式回馈等化器及时序 回复(DFE&Timing Recovery)。DFE用来消除后方码际干扰(posteursor ISI), 即消除 失真,Timing Recovery估计通道响应值, 判断取样时间是超前抑落后, 再逐步调整至 最佳取样点为止。此外, 为了加速整个系统的启动时间, 在训练系统的阶段, 传递的 资料是一串已知的周期性的资料, 如此, 在不需同步的情况下, 系统也能很快地收敛 到接近最佳状态。 整个系统的动作, 经由软体程式详尽地模拟, 证实其可适用于任何不同组合的电话线 , 硬体设计及验证工作也在工作站(work station)上完成, 此电路设计结构化高, 简 洁而易于扩充。 |
URI: | http://140.113.39.130/cdrfb3/record/nctu/#NT782430026 http://hdl.handle.net/11536/54628 |
显示于类别: | Thesis |