标题: 心脏收缩式阵列延迟判别回授数列估测器
作者: 许世杰
XU,SHI-JIE
魏哲和
WEI,ZHE-HE
电子研究所
关键字: 心脏收缩式阵列;延迟判别;回授数列估测器;高速率数位通讯;码际干扰;EQUALIZER;MATCHED-FILTER;CHANNEL-ESTIMATOR
公开日期: 1989
摘要: 在可靠的高速率数位通讯上,码际干扰(ISI) 是主要的障碍,如何有效利用等化器 (
Equalizer)来降低此一杂讯,是我们研究的主要课题。纵览过去在这方面的研究发展
,显示数列估测器较能适应较差的通道。有名的Viterbi 处理器就是最佳的数列估测
器,但如果通道记忆长度过长,大量的计算使其并不适合实际应用。延迟判别回授数
列估测器(delayeddecisionfeedback sequenceestimator) 为比传统的Viterbi 处理
器较差的数列估测器,但其具有能依复杂度和性能间的折衷处理以减少计算量的优点
。其主要考虑到远端的码际干扰效应较弱,可不必仔细估测出它们的值,因而达到减
少计算量的目的,但仍然保持数列估测器一贯较高性能的特性。
本篇论文假设接收到的讯号为经过匹配滤波器(matchedfilter) 处理后的离散讯号 (
discrete-time signal) ,而建立一完整的估测器结构。为能提高资料速率,我们采
用平行处理的观念来设计延迟判别回授数列估测器。心脏收缩式阵列(systolicarr-
ays)为一增加计算产出量的有效架构。为适合不同性能的要求,整个设计是以具规则
性、易于修改的模组来完成。结果显示延迟判别回授数列估测器有和传统的Viterbi
处理器类似的复杂度,但其所处理的资料速率却大幅提升。本设计有预留做适应性的
目的,若能进一步伴随通道估测器(channel estimator) ,便可应用于随时间改变的
通道。
URI: http://140.113.39.130/cdrfb3/record/nctu/#NT782430105
http://hdl.handle.net/11536/54716
显示于类别:Thesis