完整後設資料紀錄
DC 欄位語言
dc.contributor.author蔡鎧鍾en_US
dc.contributor.author林錫寬en_US
dc.date.accessioned2014-12-12T03:03:25Z-
dc.date.available2014-12-12T03:03:25Z-
dc.date.issued2006en_US
dc.identifier.urihttp://140.113.39.130/cdrfb3/record/nctu/#GT009412545en_US
dc.identifier.urihttp://hdl.handle.net/11536/80675-
dc.description.abstract本論文以Altera所開發FPGA(場效型可規劃邏輯陣列)晶片為基礎,整合數位邏輯晶片於單一顆FPGA晶片上,以實現線性永磁同步馬達之速度控制,並用不同的速度控制器如:比例-積分控制器(PI)與比例-積分-微分控制器(PID)作系統響應的比較。在數位邏輯晶片中,以硬體描述語言(HDL)實現向量控制法則的電流及編碼器回授檢測、座標轉換、正弦波脈寬調變、電流與速度迴路之PI控制器、速度迴路之PID控制器、數位濾波器等功能模組;在數值系統設計上使用16位元Q14格式的數值處理方式實現正規化,以解決數位邏輯晶片上浮點數運算的問題,且能夠提高馬達控制精確度與晶片資料數值運算的解析度。 在實驗系統的硬體架構上,採用Altera公司的Nios II發展套件為線性永磁同步馬達的控制核心,並配合一套包含驅動電路、回授訊號處理電路,來完成線性永磁同步馬達速度控制系統的建構,並經由實驗數據的量測分析與控制參數的調整,而獲取系統較佳的控制效能表現。zh_TW
dc.language.isozh_TWen_US
dc.subject場效型可規劃邏輯陣列zh_TW
dc.subject線性馬達zh_TW
dc.subject速度控制zh_TW
dc.subject向量控制zh_TW
dc.subjectFPGAen_US
dc.subjectLinear Motoren_US
dc.subjectVelocity Controlen_US
dc.subjectVector Controlen_US
dc.title線性永磁同步馬達速度控制之FPGA晶片研製zh_TW
dc.titleDesign and Implementation of a FPGA Velocity Control Chip for a Linear Permanent Magnet Synchronous Motoren_US
dc.typeThesisen_US
dc.contributor.department電控工程研究所zh_TW
顯示於類別:畢業論文