完整後設資料紀錄
DC 欄位 | 值 | 語言 |
---|---|---|
dc.contributor.author | 吳霖? | en_US |
dc.contributor.author | WU LIN-KUN | en_US |
dc.date.accessioned | 2014-12-13T10:28:42Z | - |
dc.date.available | 2014-12-13T10:28:42Z | - |
dc.date.issued | 2007 | en_US |
dc.identifier.govdoc | NSC96-2221-E009-001 | zh_TW |
dc.identifier.uri | http://hdl.handle.net/11536/88541 | - |
dc.identifier.uri | https://www.grb.gov.tw/search/planDetail?id=1439953&docId=257881 | en_US |
dc.description.abstract | 本計畫預計以三年的時間,分別完成高性能晶片電感器與變壓器之設計、特性分析並應用於射頻 積體電路設計上。首先,計劃第一年我們將利用電磁模擬軟體進行初步的元件特性分析,經由獨特設 計之晶圓測試結構萃取出矽晶圓的寬頻製程參數,便可針對元件進行高頻傳輸行為之預測。而以往標 準矽製程所製造出的電感器與變壓器普遍有著品質因數(quality factor)與諧振頻率偏低的問題,我們將 透過對金屬導線、氧化物絕緣層及矽基板的電流密度與電磁場型的分析,搭配矽製程的多層次結構變 換與佈局以提出新式樣的電感器與變壓器設計。接著在計劃的第二年裡,我們將致力於發展準確的多 埠(multi-port)散射參數去嵌化技術以便得到更精確的高頻元件參數。延續以往在雙埠去嵌化技術的經 驗,搭配運用多埠網路分析與傳輸線理論,進而移除元件周圍的雜散寄生效應。在計劃的第三年裡, 將依據前兩年所得到的元件特性配合類神經網路及基因演算法等技巧,進行模型建立並將其運用於射 頻積體電路上。隨著無線通訊產品的廣泛運用,各類通信標準相繼制定且規格愈趨嚴格,此更加突顯 出關鍵元件研發之重要性,本計畫之執行將可提高關鍵元件與電路性能,並達到產業技術提昇與人才 培訓之目的,對國內通訊技術成長與經濟發展作出貢獻。 | zh_TW |
dc.description.sponsorship | 行政院國家科學委員會 | zh_TW |
dc.language.iso | zh_TW | en_US |
dc.subject | 電感器 | zh_TW |
dc.subject | 變壓器 | zh_TW |
dc.subject | 精簡模型 | zh_TW |
dc.subject | 去嵌化 | zh_TW |
dc.subject | 電磁模擬 | zh_TW |
dc.subject | 射頻積體電路 | zh_TW |
dc.subject | 矽 | zh_TW |
dc.title | 高性能晶片電感器與變壓器之設計、特性分析與應用 | zh_TW |
dc.title | Design, Characterization and Application of High-Performance On-Chip Inductors and Transformers | en_US |
dc.type | Plan | en_US |
dc.contributor.department | 國立交通大學電信工程學系(所) | zh_TW |
顯示於類別: | 研究計畫 |