Title: MP3解碼器之設計
The Design of MP3 Decoder
Authors: 陳昌居
CHEN CHANG-JIU
國立交通大學資訊工程學系(所)
Keywords: 非同步處理器;低耗電量;MPEG Audio Layer 3;逆改良式離散餘弦轉換;多項合成濾波組;霍夫曼解碼器;IP 重覆使用
Issue Date: 2006
Abstract: 隨著MP3 音樂普及,MP3 解碼器的需求越來越高,尤其是在MP3 隨身聽上。 這些可攜式的裝置中,耗電量是重點,非同步的電路,少了時脈的訊號,會比同 步電路省電。加上非同步電路使用內部控制,不易因外在環境變化造成問題,相 較同步電路對溫度敏感,更適合用在隨處使用的可攜式裝置中。相較於使用DSP 來實作MP3 解碼器,單一MP3 解碼器成本便宜、省電,缺點是彈性小。但若只針 對手機或隨身碟而言,已經符合需求。因此就非同步MP3 解碼器這方面提出研究 計畫。近年來非同步電路在國外已累積相當多的研究與探討,本計畫基於之前對 非同步系統與低耗電系統的成果繼續努力,進一步設計適合非同步架構的解碼 器。 MP3 解碼的過程,逆改良式離散餘旋轉換、多項合成濾波組,兩部份最耗時。 須要大量的加-乘-累加運算,雖每次處理的資料大小不同,同步電路每一循環須 使用最長的執行時間,相較非同步電路每次執行的時間不同,因此可以獲得速度 上的提升。 在系統晶片設計上,需整合多個不同時脈的IP,而導致整合上的困難。在 非同步電路中,IP 之間可藉由交握的方式溝通,可以有效的避免時脈不一致問 題。但是,由於目前大多數的IP 仍是屬於同步的架構,如何將非同步的IP 與同 步IP 做整合也是本研究計畫要討論的,我們將設計一個溝通介面來整合同步系 統與非同步系統,並且藉此可達到IP 重複使用性的目的。
Gov't Doc #: NSC95-2221-E009-104
URI: http://hdl.handle.net/11536/89209
https://www.grb.gov.tw/search/planDetail?id=1309006&docId=241854
Appears in Collections:Research Plans