Full metadata record
DC Field | Value | Language |
---|---|---|
dc.contributor.author | 高曜煌 | en_US |
dc.contributor.author | KAO YAO-HUANG | en_US |
dc.date.accessioned | 2014-12-13T10:29:23Z | - |
dc.date.available | 2014-12-13T10:29:23Z | - |
dc.date.issued | 2006 | en_US |
dc.identifier.govdoc | NSC95-2221-E009-342 | zh_TW |
dc.identifier.uri | http://hdl.handle.net/11536/89224 | - |
dc.identifier.uri | https://www.grb.gov.tw/search/planDetail?id=1309761&docId=242055 | en_US |
dc.description.abstract | 當電子裝置的操作頻率越來越高時,其所產生及幅射的電磁干擾(EMI)也就越來越強。在 目前的個人電腦中,中央控制單元(CPU)的頻率已高達3GHz,其電磁干擾已超出相關的標準, 另外晶片組(南北橋)及顯示卡的工作頻率也越來越高,也面臨相同的問題,所以必需有必要的 機制來降低其所生的電磁干擾。展頻訊號產生器已經大幅地使用並被證明為有效降低電磁干 擾的方式。 目前已有許多方式可以實現干擾抑制[1]-[8],其中使用差異積分器的鎖相迴路在最近常被 使用,因為其具有全數位控制及間接調變鎖相迴路的優點[7] [8]。但在國內外對於使用此方式 的論文並不多,在原理的探討上也稍有不足。如差異積分器的階數在參考文獻[7]中為一階, 但是一階調變的架構對於數值化的雜訊的減少並非最佳需要做進一步的研究,而當階數大於 或等於二時亦有多種不同的實現方式,其優缺點也值得探討。另外,差異積分器的輸入範圍 也為有限,當輸入至差異積分器的值超過其可用範圍時會造成如何的影響及應該如何去避免 也是探討的重點。所以本計畫將針對使用差異積分調變器的鎖相迴路作詳細的分析及探討, 試圖找出一個較佳且有效的方式來解決其有限輸入範圍的問題。本計劃將以CMOS 0.35um TSMC 製程來實現一個改善輸入範圍的差異積調變器的展頻訊號產生器,最高頻率可達400MHz。 | zh_TW |
dc.description.sponsorship | 行政院國家科學委員會 | zh_TW |
dc.language.iso | zh_TW | en_US |
dc.subject | 鎖相迴路 | zh_TW |
dc.subject | 差異積分調變器 | zh_TW |
dc.subject | 展頻 | zh_TW |
dc.title | 一個利用差異積分調變器的新型展頻訊號產生器 | zh_TW |
dc.type | Plan | en_US |
dc.contributor.department | 交通大學電信工程系 | zh_TW |
Appears in Collections: | Research Plans |