完整后设资料纪录
DC 栏位 | 值 | 语言 |
---|---|---|
dc.contributor.author | 陈正 | en_US |
dc.contributor.author | CHEN CHENG | en_US |
dc.date.accessioned | 2014-12-13T10:30:53Z | - |
dc.date.available | 2014-12-13T10:30:53Z | - |
dc.date.issued | 2005 | en_US |
dc.identifier.govdoc | NSC94-2213-E009-117 | zh_TW |
dc.identifier.uri | http://hdl.handle.net/11536/90534 | - |
dc.identifier.uri | https://www.grb.gov.tw/search/planDetail?id=1136915&docId=217293 | en_US |
dc.description.abstract | 在以往数年中,我们已在国科会的资助下,深入研究过多处理机系统及平行编译技术二 个领域,最近则针对数位讯号处理器架构,尤其是包含多重资料记忆体模组及异质性暂存器 集合者,探讨高效能指令排程法。有鉴于多媒体通讯的蓬勃发展,数位讯号处理器的需求与 日俱增,但影响其效能甚钜的相关编译技术,功能却往往不如预期。因此在本计画中,我们 将根据以往的研究经验,持续针对不规则性颇高的数位讯号处理器架构,探讨及设计完整的 指令排程法。 首先我们将数位讯号处理器架构的编译过程分成五个步骤:umcompacted code generation、code compaction、variable partition、register assignment 及memory offset assignment。 而本计画对编译技术的探讨可分为二大方向,分别设计涵盖前四个步骤的指令排程法,以及 针对第五个步骤的变数储存方法。在第一个方向中,我们会先根据特定DSP架构的特性开发 指令排程法雏型,再逐步将其延伸为适用于类似架构的通用演算法,并加入低功率消耗排程 议题的考量。至于第二个方向,我们预计设计二种变数储存的方式,分析它们的优缺点及适 用性,最后尝试将它们与之前的指令排程法结合,形成涵盖全部五个编译步骤的完整演算法。 另外在之前的相关研究计画中,我们已提出数学模组可用来初步评估新方法,若是时间允许, 也会实作相关模拟评估环境,将新方法做完整的测试评估。 | zh_TW |
dc.description.sponsorship | 行政院国家科学委员会 | zh_TW |
dc.language.iso | zh_TW | en_US |
dc.subject | 数位讯号处理器 (Digital Signal Processor | zh_TW |
dc.subject | DSP) | zh_TW |
dc.subject | 多重资料记忆体模组 (MultipleData-memory Modules) | zh_TW |
dc.subject | 异质性暂存器集合 (Heterogeneous Register Set) | zh_TW |
dc.subject | 指令排程(Instruction Scheduling) | zh_TW |
dc.subject | 变数储存 (Memory Offset Assignment) | zh_TW |
dc.title | 针对多重资料记忆体模组DSP架构探讨指令排程法 | zh_TW |
dc.title | A Study of Instruction Scheduling Algorithms for DSP Architecture with Multiple Data-Memory Modules | en_US |
dc.type | Plan | en_US |
dc.contributor.department | 国立交通大学资讯工程学系(所) | zh_TW |
显示于类别: | Research Plans |
文件中的档案:
If it is a zip file, please download the file and unzip it, then open index.html in a browser to view the full text content.