Full metadata record
DC FieldValueLanguage
dc.contributor.author戴亞翔en_US
dc.contributor.authorYa-HsiangTaien_US
dc.date.accessioned2014-12-13T10:31:31Z-
dc.date.available2014-12-13T10:31:31Z-
dc.date.issued2004en_US
dc.identifier.govdocNSC93-2215-E009-075zh_TW
dc.identifier.urihttp://hdl.handle.net/11536/91007-
dc.identifier.urihttps://www.grb.gov.tw/search/planDetail?id=1047893&docId=199798en_US
dc.description.abstract智慧型面板具有亮度高,功率低,厚度薄,重量輕,反應時間快,整 合度高,信賴性高,畫面品質佳的特點,為了實現這樣的先進系統,除了 各領域的前瞻研究外,更需高整合性地結合顯示與半導體的先進技術,始 能完成。本計畫配合液晶、光源、製程、元件等方面的各子計畫,以提昇 平面顯示器特性及增加整合度的方式,整體性地研究智慧型面板的相關課 題。本計畫研究與新型快速多穩態液晶與平面型光源所配合的驅動技術, 以符合高亮度低功率的需求,並研究基於定位晶粒控制技術及新型元件的 面板設計技術,而達成完成高整合功能的目標。 除了上述配合整合性課題的研究之外,本計畫特別著重具變動容許的 設計能力,面對元件的變動性無法完全消除的現有狀況,從事」變動性模擬」 與」抗變動性電路」的研究,一方面,建立所需的電路模擬技術,以在設計階 段即可掌握所設計的電路在元件特性不同時的功能表現;另一方面,以新 的觀念設計高變動容許度的電路,即使電路在元件特性有所變動的情況 下,仍能具有良好的功能表現。還有,基於智慧型面板的高整合度及複雜 性,本計畫亦將對其內建電路測試的課題加以研究。zh_TW
dc.description.sponsorship行政院國家科學委員會zh_TW
dc.language.isozh_TWen_US
dc.subject智慧型面板zh_TW
dc.subject內建電路zh_TW
dc.subject薄膜電晶體zh_TW
dc.subject顯示面板設計zh_TW
dc.title高效率智慧型面板之研究---子計畫四---智慧型面板內建電路設計(I)zh_TW
dc.titleIntegrated Circuit Design for Smart Displays(I)en_US
dc.typePlanen_US
dc.contributor.department交通大學光電工程研究所zh_TW
Appears in Collections:Research Plans


Files in This Item:

  1. 932215E009075.pdf

If it is a zip file, please download the file and unzip it, then open index.html in a browser to view the full text content.