標題: 高性能混合訊號式介面積體電路---子計畫II---射頻電路之靜電放電防護技術與高速高低壓界面電路之研發(II)
Development of On-Chip ESD Protection Technique for GHz RF Circuits and High-Speed Mixed-Voltage Interface Circuits(II)
作者: 柯明道
KER MING-DOU
國立交通大學電子工程研究所
公開日期: 2003
官方說明文件#: NSC92-2215-E009-036
URI: http://hdl.handle.net/11536/92566
https://www.grb.gov.tw/search/planDetail?id=873477&docId=167337
顯示於類別:研究計畫


文件中的檔案:

  1. 922215E009036.pdf

若為 zip 檔案,請下載檔案解壓縮後,用瀏覽器開啟資料夾中的 index.html 瀏覽全文。