完整後設資料紀錄
DC 欄位語言
dc.contributor.author柯明道en_US
dc.contributor.authorKER MING-DOUen_US
dc.date.accessioned2014-12-13T10:34:23Z-
dc.date.available2014-12-13T10:34:23Z-
dc.date.issued2002en_US
dc.identifier.govdocNSC91-2215-E009-077zh_TW
dc.identifier.urihttp://hdl.handle.net/11536/92700-
dc.identifier.urihttps://www.grb.gov.tw/search/planDetail?id=784519&docId=150802en_US
dc.description.sponsorship行政院國家科學委員會zh_TW
dc.language.isozh_TWen_US
dc.title高性能混合訊號式介面積體電路---子計劃II:射頻電路之靜電放電防護技術與高速高低壓界面電路之研發(I)zh_TW
dc.titleDevelopment of On-Chip ESD Protection Technique for GHz RF Circuits and High-Speed Mixed-Voltage Interface Circuits(I)en_US
dc.typePlanen_US
dc.contributor.department交通大學電子工程研究所zh_TW
顯示於類別:研究計畫


文件中的檔案:

  1. 912215E009077.pdf

若為 zip 檔案,請下載檔案解壓縮後,用瀏覽器開啟資料夾中的 index.html 瀏覽全文。